ZHCSX40 September 2024 ADC3669
PRODUCTION DATA
引脚 | 类型(1) | 说明 | |
---|---|---|---|
名称 | 编号 | ||
AGND | 16、33 | I | 模拟地,0V |
AINM | 19 | I | 通道 A 差分信号输入,负连接。差分输入具有可编程的内部端接(100Ω 或 200Ω)并且自偏置。 |
AINP | 18 | I | 通道 A 差分信号输入,正连接。 |
AVDD12 | 15、22、34 | I | 模拟 1.2V 电源 |
AVDD18 | 17、20、29、32 | I | 模拟 1.8V 电源 |
BINM | 30 | I | 通道 B 差分信号输入,负连接。差分输入具有可编程的内部端接(100Ω 或 200Ω)并且自偏置。 |
BINP | 31 | I | 通道 B 差分信号输入,正连接。 |
CLKGND | 23、26 | I | 时钟地,0V |
CLKP | 24 | I | 器件采样时钟差分输入。为了获得出色的交流性能,建议使用交流耦合和外部端接时钟信号。差分输入自偏置至输入共模电压 (0.75V)。 |
CLKM | 25 | I | |
DCLKP | 55 | O | 差分 LVDS 数据位时钟输出。 |
DCLKM | 56 | O | |
DGND | 1、48、57 | I | 数字地,0V |
DOUT0/FCLKM | 37 | O | 差分 LVDS 数据位输出通道 0。在抽取模式下,该引脚转换为差分 SLVDS 帧时钟输出,以替代 LSB。 |
DOUT0/FCLKP | 38 | O | |
DOUT1M | 39 | O | 差分 LVDS 数据位输出通道 1。可在不使用时保持悬空并通过 SPI 断电。 |
DOUT1P | 40 | O | |
DOUT2M | 41 | O | 差分 LVDS 数据位输出通道 2。可在不使用时保持悬空并通过 SPI 断电。 |
DOUT2P | 42 | O | |
DOUT3M | 43 | O | 差分 LVDS 数据位输出通道 3。可在不使用时保持悬空并通过 SPI 断电。 |
DOUT3P | 44 | O | |
DOUT4M | 45 | O | 差分 LVDS 数据位输出通道 4。可在不使用时保持悬空并通过 SPI 断电。 |
DOUT4P | 46 | O | |
DOUT5P | 49 | O | 差分 LVDS 数据位输出通道 5。可在不使用时保持悬空并通过 SPI 断电。 |
DOUT5M | 50 | O | |
DOUT6P | 51 | O | 差分 LVDS 数据位输出通道 6。可在不使用时保持悬空并通过 SPI 断电。 |
DOUT6M | 52 | O | |
DOUT7P | 53 | O | 差分 LVDS 数据位输出通道 7。可在不使用时保持悬空并通过 SPI 断电。 |
DOUT7M | 54 | O | |
DOUT8M | 59 | O | 差分 LVDS 数据位输出通道 8。可在不使用时保持悬空并通过 SPI 断电。 |
DOUT8P | 60 | O | |
DOUT9M | 61 | O | 差分 LVDS 数据位输出通道 9。可在不使用时保持悬空并通过 SPI 断电。 |
DOUT9P | 62 | O | |
DOUT10M | 63 | O | 差分 LVDS 数据位输出通道 10。可在不使用时保持悬空并通过 SPI 断电。 |
DOUT10P | 64 | O | |
DOUT11P | 3 | O | 差分 LVDS 数据位输出通道 11。可在不使用时保持悬空并通过 SPI 断电。 |
DOUT11M | 4 | O | |
DOUT12P | 5 | O | 差分 LVDS 数据位输出通道 12。可在不使用时保持悬空并通过 SPI 断电。 |
DOUT12M | 6 | O | |
DOUT13P | 7 | O | 差分 LVDS 数据位输出通道 13。可在不使用时保持悬空并通过 SPI 断电。 |
DOUT13M | 8 | O | |
DOUT14P | 9 | O | 差分 LVDS 数据位输出通道 14。可在不使用时保持悬空并通过 SPI 断电。 |
DOUT14M | 10 | O | |
DOUT15P | 11 | O | 差分 LVDS 数据位输出通道 15。可在不使用时保持悬空并通过 SPI 断电。 |
DOUT15M | 12 | O | |
DVDD12 | 2、47 | I | 数字 1.2V 电源 |
DVDD18 | 58 | I | 数字 1.8V 电源 |
GPIO0 | 27 | I/O | 同步或控制输入或状态输出或外部电压基准 (1.2V)。可在不使用时保持悬空。 |
GPIO1 | 28 | I/O | 同步或控制输入或状态输出或外部电压基准 (1.2V)。可在不使用时保持悬空。 |
复位 | 35 | I | 硬件复位。高电平有效。该引脚具有内部 21kΩ 下拉电阻器至 DGND。 |
SCLK | 13 | I | 用于串行接口编程的串行接口时钟。该引脚具有内部 21kΩ 下拉电阻器至 DGND。 |
SDIO | 36 | I/O | 串行接口数据输入/输出。该引脚具有内部 21kΩ 下拉电阻器至 DGND。 |
SEN | 14 | I | 串行接口芯片选择。该引脚具有内部 2kΩ 下拉电阻器至 DVDD18。 |
VCM | 21 | O | 共模电压输出 (1.4V) |