ZHCSX40 September   2024 ADC3669

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性 - 功耗
    6. 5.6  电气特性 - 直流规格
    7. 5.7  电气特性 - 交流规格 (ADC3668 - 250MSPS)
    8. 5.8  电气特性 - 交流规格 (ADC3669 - 500MSPS)
    9. 5.9  时序要求
    10. 5.10 典型特性,ADC3668
    11. 5.11 典型特性,ADC3669
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 模拟输入
        1. 7.3.1.1 奈奎斯特区域选择
        2. 7.3.1.2 模拟前端设计
      2. 7.3.2 采样时钟输入
      3. 7.3.3 多芯片同步
        1. 7.3.3.1 SYSREF 监测器
      4. 7.3.4 时间戳
      5. 7.3.5 超范围
      6. 7.3.6 外部电压基准
      7. 7.3.7 数字增益
      8. 7.3.8 抽取滤波器
        1. 7.3.8.1 不同的抽取率
        2. 7.3.8.2 抽取滤波器响应
        3. 7.3.8.3 抽取滤波器配置
        4. 7.3.8.4 数控振荡器 (NCO)
      9. 7.3.9 数字接口
        1. 7.3.9.1 并行 LVDS (DDR)
        2. 7.3.9.2 具有抽取功能的串行 LVDS (SLVDS)
        3. 7.3.9.3 输出数据格式
        4. 7.3.9.4 32 位输出分辨率
        5. 7.3.9.5 输出 MUX
        6. 7.3.9.6 测试图形
    4. 7.4 器件功能模式
      1. 7.4.1 低延迟模式
      2. 7.4.2 数字通道平均
      3. 7.4.3 断电模式
    5. 7.5 编程
      1. 7.5.1 GPIO 编程
      2. 7.5.2 寄存器写入
      3. 7.5.3 寄存器读取
      4. 7.5.4 器件编程
      5. 7.5.5 寄存器映射
      6. 7.5.6 寄存器详细说明
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 宽带频谱分析仪
      2. 8.2.2 设计要求
        1. 8.2.2.1 输入信号路径
        2. 8.2.2.2 时钟
      3. 8.2.3 详细设计过程
        1. 8.2.3.1 采样时钟
      4. 8.2.4 应用性能曲线图
      5. 8.2.5 初始化设置
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 第三方米6体育平台手机版_好二三四免责声明
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

引脚配置和功能

图 4-1 RTD 封装、64 引脚 VQFNP
(顶视图)
表 4-1 引脚功能
引脚 类型(1) 说明
名称 编号
AGND 16、33 I 模拟地,0V
AINM 19 I 通道 A 差分信号输入,负连接。差分输入具有可编程的内部端接(100Ω 或 200Ω)并且自偏置。
AINP 18 I 通道 A 差分信号输入,正连接。
AVDD12 15、22、34 I 模拟 1.2V 电源
AVDD18 17、20、29、32 I 模拟 1.8V 电源
BINM 30 I 通道 B 差分信号输入,负连接。差分输入具有可编程的内部端接(100Ω 或 200Ω)并且自偏置。
BINP 31 I 通道 B 差分信号输入,正连接。
CLKGND 23、26 I 时钟地,0V
CLKP 24 I 器件采样时钟差分输入。为了获得出色的交流性能,建议使用交流耦合和外部端接时钟信号。差分输入自偏置至输入共模电压 (0.75V)。
CLKM 25 I
DCLKP 55 O 差分 LVDS 数据位时钟输出。
DCLKM 56 O
DGND 1、48、57 I 数字地,0V
DOUT0/FCLKM 37 O 差分 LVDS 数据位输出通道 0。在抽取模式下,该引脚转换为差分 SLVDS 帧时钟输出,以替代 LSB。
DOUT0/FCLKP 38 O
DOUT1M 39 O 差分 LVDS 数据位输出通道 1。可在不使用时保持悬空并通过 SPI 断电。
DOUT1P 40 O
DOUT2M 41 O 差分 LVDS 数据位输出通道 2。可在不使用时保持悬空并通过 SPI 断电。
DOUT2P 42 O
DOUT3M 43 O 差分 LVDS 数据位输出通道 3。可在不使用时保持悬空并通过 SPI 断电。
DOUT3P 44 O
DOUT4M 45 O 差分 LVDS 数据位输出通道 4。可在不使用时保持悬空并通过 SPI 断电。
DOUT4P 46 O
DOUT5P 49 O 差分 LVDS 数据位输出通道 5。可在不使用时保持悬空并通过 SPI 断电。
DOUT5M 50 O
DOUT6P 51 O 差分 LVDS 数据位输出通道 6。可在不使用时保持悬空并通过 SPI 断电。
DOUT6M 52 O
DOUT7P 53 O 差分 LVDS 数据位输出通道 7。可在不使用时保持悬空并通过 SPI 断电。
DOUT7M 54 O
DOUT8M 59 O 差分 LVDS 数据位输出通道 8。可在不使用时保持悬空并通过 SPI 断电。
DOUT8P 60 O
DOUT9M 61 O 差分 LVDS 数据位输出通道 9。可在不使用时保持悬空并通过 SPI 断电。
DOUT9P 62 O
DOUT10M 63 O 差分 LVDS 数据位输出通道 10。可在不使用时保持悬空并通过 SPI 断电。
DOUT10P 64 O
DOUT11P 3 O 差分 LVDS 数据位输出通道 11。可在不使用时保持悬空并通过 SPI 断电。
DOUT11M 4 O
DOUT12P 5 O 差分 LVDS 数据位输出通道 12。可在不使用时保持悬空并通过 SPI 断电。
DOUT12M 6 O
DOUT13P 7 O 差分 LVDS 数据位输出通道 13。可在不使用时保持悬空并通过 SPI 断电。
DOUT13M 8 O
DOUT14P 9 O 差分 LVDS 数据位输出通道 14。可在不使用时保持悬空并通过 SPI 断电。
DOUT14M 10 O
DOUT15P 11 O 差分 LVDS 数据位输出通道 15。可在不使用时保持悬空并通过 SPI 断电。
DOUT15M 12 O
DVDD12 2、47 I 数字 1.2V 电源
DVDD18 58 I 数字 1.8V 电源
GPIO0 27 I/O 同步或控制输入或状态输出或外部电压基准 (1.2V)。可在不使用时保持悬空。
GPIO1 28 I/O 同步或控制输入或状态输出或外部电压基准 (1.2V)。可在不使用时保持悬空。
复位 35 I 硬件复位。高电平有效。该引脚具有内部 21kΩ 下拉电阻器至 DGND。
SCLK 13 I 用于串行接口编程的串行接口时钟。该引脚具有内部 21kΩ 下拉电阻器至 DGND。
SDIO 36 I/O 串行接口数据输入/输出。该引脚具有内部 21kΩ 下拉电阻器至 DGND。
SEN 14 I 串行接口芯片选择。该引脚具有内部 2kΩ 下拉电阻器至 DVDD18。
VCM 21 O 共模电压输出 (1.4V)
I = 输入,O = 输出,I/O = 输入或输出,G = 地,P = 电源。