ZHCSX40 September   2024 ADC3669

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性 - 功耗
    6. 5.6  电气特性 - 直流规格
    7. 5.7  电气特性 - 交流规格 (ADC3668 - 250MSPS)
    8. 5.8  电气特性 - 交流规格 (ADC3669 - 500MSPS)
    9. 5.9  时序要求
    10. 5.10 典型特性,ADC3668
    11. 5.11 典型特性,ADC3669
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 模拟输入
        1. 7.3.1.1 奈奎斯特区域选择
        2. 7.3.1.2 模拟前端设计
      2. 7.3.2 采样时钟输入
      3. 7.3.3 多芯片同步
        1. 7.3.3.1 SYSREF 监测器
      4. 7.3.4 时间戳
      5. 7.3.5 超范围
      6. 7.3.6 外部电压基准
      7. 7.3.7 数字增益
      8. 7.3.8 抽取滤波器
        1. 7.3.8.1 不同的抽取率
        2. 7.3.8.2 抽取滤波器响应
        3. 7.3.8.3 抽取滤波器配置
        4. 7.3.8.4 数控振荡器 (NCO)
      9. 7.3.9 数字接口
        1. 7.3.9.1 并行 LVDS (DDR)
        2. 7.3.9.2 具有抽取功能的串行 LVDS (SLVDS)
        3. 7.3.9.3 输出数据格式
        4. 7.3.9.4 32 位输出分辨率
        5. 7.3.9.5 输出 MUX
        6. 7.3.9.6 测试图形
    4. 7.4 器件功能模式
      1. 7.4.1 低延迟模式
      2. 7.4.2 数字通道平均
      3. 7.4.3 断电模式
    5. 7.5 编程
      1. 7.5.1 GPIO 编程
      2. 7.5.2 寄存器写入
      3. 7.5.3 寄存器读取
      4. 7.5.4 器件编程
      5. 7.5.5 寄存器映射
      6. 7.5.6 寄存器详细说明
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 宽带频谱分析仪
      2. 8.2.2 设计要求
        1. 8.2.2.1 输入信号路径
        2. 8.2.2.2 时钟
      3. 8.2.3 详细设计过程
        1. 8.2.3.1 采样时钟
      4. 8.2.4 应用性能曲线图
      5. 8.2.5 初始化设置
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 第三方米6体育平台手机版_好二三四免责声明
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

寄存器映射

表 7-18 寄存器映射摘要
寄存器
地址
寄存器数据
A[11:0] D7 D6 D5 D4 D3 D2 D1 D0
0x25 0 0 0 CFG RDY 0 0 0 0
0x100 0 0 0 0 0 0 0 复位
0x101 0 0 0 GBL PDN 0 0 0 0
0x102 0 SYSREF DET CLR 0 0 0 0 0 0
0x104 0 0 0 0 0 0 CHB TERM CHA TERM
0x10A 0 0 0 0 0 OVR CLR OVR STICKY
0x10B OVR LENGTH
0x110 LVDS TERM 0 LVDS HALF SWING 0 0 0 SWAP CH 0
0x111 LVDS DATA INV [7:0]
0x112 LVDS DATA INV [15:8]
0x113 LVDS PDN [14:8] 0
0x114 0 0 0 0 0 0 0 LVDS PDN [15]
0x115 0 0 0 0 FCLK DC FCLK DIS 0 0
0x116 LVDS MUX EN LVDS SWAP EDGE 0 0 0 LVDS SCR
0x117 DOUT1 MUX DOUT0 MUX
0x118 DOUT3 MUX DOUT2 MUX
0x119 DOUT5 MUX DOUT4 MUX
0x11A DOUT7 MUX DOUT6 MUX
0x11B DOUT9 MUX DOUT8 MUX
0x11C DOUT11 MUX DOUT10 MUX
0x11D DOUT13 MUX DOUT12 MUX
0x11E DOUT15 MUX DOUT14 MUX
0x132 HIGH FIN 0 0 0 0 0 0 0
0x140 0 SYSREF DET SYSREF OR SYSREF X5 SYSREF X4 SYSREF X3 SYSREF X2 SYSREF X1
0x146 0 0 0 GPIO 配置
0x14A 0

0

0 PATTERN CLK 0 TEST PATTERN
0x14B CUSTOM PATTERN [7:0]
0x14C CUSTOM PATTERN [15:8]
0x14D 0 0 0 0 CUSTOM PATTERN [19:16]
0x15B DIGITAL GAIN CHA
0x15C DIGITAL GAIN CHB
0x160 0 0 0 0 0

0

SYSREF MODE
0x161 LVDS SYSREF MASK DDC SYSREF MASK NCO SYSREF MASK TIMER SYSREF MASK
0x162 SYSREF TIME STAMP 0 6dB GAIN OVERRIDE COMPLEX DDC EN OUTPUT RES OUTPUT FORMAT
0x163 DDC3 MUX DDC2 MUX DDC1 MUX DDC0 MUX
0x164 NCO3 UPDATE NCO2 UPDATE NCO1 UPDATE NCO0 UPDATE SEL NEG IM 0 0 NCO MODE
0x165 0 0 0 LOW LATENCY EN 0 DIS NCO AUTO UPDATE NCO SEL EN NCO COMMON UPDATE
0x166 DDC3 NCO SEL DDC2 NCO SEL DDC1 NCO SEL DDC0 NCO SEL
0x167 DDC1 DECIMATION DDC0 DECIMATION
0x168 DDC3 DECIMATION DDC2 DECIMATION
0x169 UNEQUAL DECIMATION 0 NUM OF DDCS COMMON DECIMATION
0x16B 0 0 UPDATE NYQUIST ZONE 0 0 NYQUIST_ZONE
0x205..0x200 DDC0 NCO FREQUENCY0 [47:0]
0x20B..0x206 DDC0 NCO FREQUENCY1 [47:0]
0x211..0x20C DDC0 NCO FREQUENCY2 [47:0]
0x217..0x212 DDC0 NCO FREQUENCY3 [47:0]
0x219/0x218 DDC0 NCO PHASE0 [15:0]
0x21B/0x21A DDC0 NCO PHASE1 [15:0]
0x21D/0x21C DDC0 NCO PHASE2 [15:0]
0x21F/0x21E DDC0 NCO PHASE3 [15:0]
0x245..0x240 DDC1 NCO FREQUENCY0 [47:0]
0x24B..0x246 DDC1 NCO FREQUENCY1 [47:0]
0x251..0x24C DDC1 NCO FREQUENCY2 [47:0]
0x257..0x252 DDC1 NCO FREQUENCY3 [47:0]
0x259/0x258 DDC1 NCO PHASE0 [15:0]
0x25B/0x25A DDC1 NCO PHASE1 [15:0]
0x25D/0x25C DDC1 NCO PHASE2 [15:0]
0x25F/0x25E DDC1 NCO PHASE3 [15:0]
0x285..0x280 DDC2 NCO FREQUENCY0 [47:0]
0x28B..0x286 DDC2 NCO FREQUENCY1 [47:0]
0x291..0x28C DDC2 NCO FREQUENCY2 [47:0]
0x297..0x292 DDC2 NCO FREQUENCY3 [47:0]
0x299/0x298 DDC2 NCO PHASE0 [15:0]
0x29B/0x29A DDC2 NCO PHASE1 [15:0]
0x29D/0x29C DDC2 NCO PHASE2 [15:0]
0x29F/0x29E DDC2 NCO PHASE3 [15:0]
0x2C5...0x2C0 DDC3 NCO FREQUENCY0 [47:0]
0x2CB..0x2C6 DDC3 NCO FREQUENCY1 [47:0]
0x2D1..0x2CC DDC3 NCO FREQUENCY2 [47:0]
0x2D7..0x2D2 DDC3 NCO FREQUENCY3 [47:0]
0x2D9/0x2D8 DDC3 NCO PHASE0 [15:0]
0x2DB/0x2DA DDC3 NCO PHASE1 [15:0]
0x2DD/0x2DC DDC3 NCO PHASE1 [15:0]
0x2DF/0x2DE DDC3 NCO PHASE3 [15:0]
0x590 0 0 0 0 0 0 ENABLE DCLK DIVIDER 0
0x691 LVDS PDN [5:7] DCLK PD 0 0 0 0
0x692 0 0 0 LVDS PDN [0:4]