ZHCSX71 October   2024 ADC3908D025 , ADC3908D065 , ADC3908D125 , ADC3908S025 , ADC3908S065 , ADC3908S125

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议运行条件
    4. 6.4  热性能信息
    5. 6.5  电气特性 - 功耗
    6. 6.6  电气特性 - 直流规格
    7. 6.7  电气特性 - 交流规格 (25MSPS)
    8. 6.8  电气特性 - 交流规格 (65MSPS)
    9. 6.9  电气特性 - 交流规格 (125MSPS)
    10. 6.10 时序要求
    11. 6.11 输出接口时序图
    12. 6.12 典型特性:25MSPS
    13. 6.13 典型特性 - 65MSPS
    14. 6.14 典型特性 - 125MSPS
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 模拟输入
        1. 7.3.1.1 单端输入
        2. 7.3.1.2 差分输入
        3. 7.3.1.3 模拟输入带宽
      2. 7.3.2 采样时钟输入
      3. 7.3.3 数字接口
        1. 7.3.3.1 测试图形
        2. 7.3.3.2 采用引脚控制的接口配置
    4. 7.4 器件功能模式
      1. 7.4.1 正常运行
      2. 7.4.2 断电
  9. 应用信息免责声明
    1. 8.1 典型应用
      1. 8.1.1 设计要求
      2. 8.1.2 详细设计过程
        1. 8.1.2.1 输入信号路径
        2. 8.1.2.2 采样时钟
      3. 8.1.3 应用曲线
    2. 8.2 初始化设置
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

设计要求

时域应用涵盖从第一奈奎斯特区域中的直流或接近直流的低输入频率起的宽频率范围。如果支持低输入频率,则必须对输入进行直流耦合,并且 ADC 由全差分放大器 (FDA) 驱动。

ADC 性能在很大程度上取决于外部时钟源的质量。要放宽外部抗混叠滤波器,需要使用更高的 ADC 采样率。为获得出色性能,必须以差分方式驱动模拟输入。

表 8-1 设计主要考虑因素
特性 说明
信号带宽 DC 至 30MHz
输入驱动器 单端至差分信号转换和直流耦合
时钟源 低抖动外部时钟

在设计放大器/滤波器驱动电路时,需要考虑 ADC 输入满量程电压。例如,ADC3908D125 输入满量程为 1.9VPP。当考虑滤波器约 1dB 的插入损耗时,该放大器需要提供接近 2.1VPP 的电压。放大器失真性能随着输出摆幅的增大而降低,并且考虑到 ADC 共模输入电压,放大器可能无法提供全摆幅。ADC3908D125 器件提供 1.25V 的输出共模电压,而 THS4541 只能在其负电源的 250mV 范围内摆动。单极 3.3V 放大器电源将最大电压摆幅限制在约 2.8VPP。因此,如果需要更大的输出摆幅(考虑到滤波器插入损耗),则需要为放大器提供负电源来消除该限制。此外,可能需要输入电压保护二极管来保护 ADC 免受过压事件的影响。

表 8-2 THS4541 的输出电压摆幅与电源间的关系
器件 最小输出电压 在 3.3V/0V 电源下的最大摆幅
THS4541 VS- + 250mV 2.8VPP