ZHCSSD0 January   2024 ADS1014L , ADS1015L

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 I2C 时序要求
    7. 6.7 时序图
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 多路复用器
      2. 7.3.2 模拟输入
      3. 7.3.3 满量程范围 (FSR) 和最低有效位 (LSB) 大小
      4. 7.3.4 电压基准
      5. 7.3.5 振荡器
      6. 7.3.6 输出数据速率和转换时间
      7. 7.3.7 数字比较器
      8. 7.3.8 转换就绪引脚
      9. 7.3.9 SMBus 警报响应
    4. 7.4 器件功能模式
      1. 7.4.1 复位和上电
      2. 7.4.2 工作模式
        1. 7.4.2.1 单冲模式
        2. 7.4.2.2 连续转换模式
    5. 7.5 编程
      1. 7.5.1 I2C 接口
        1. 7.5.1.1 I2C 地址选择
        2. 7.5.1.2 I2C 接口速度
          1. 7.5.1.2.1 串行时钟 (SCL) 和串行数据 (SDA)
        3. 7.5.1.3 I2C 数据传输协议
        4. 7.5.1.4 Timeout
        5. 7.5.1.5 I2C 通用呼叫(软件复位)
      2. 7.5.2 对寄存器数据进行读取和写入
        1. 7.5.2.1 读取转换数据或配置寄存器
        2. 7.5.2.2 对 Configuration 寄存器进行写入
      3. 7.5.3 数据格式
  9. 寄存器映射
  10. 应用和实施
    1. 9.1 应用信息
      1. 9.1.1 基本连接
      2. 9.1.2 未使用的输入和输出
      3. 9.1.3 单端输入
      4. 9.1.4 输入保护
      5. 9.1.5 模拟输入滤波
      6. 9.1.6 连接多个器件
      7. 9.1.7 实施占空比以实现低功耗
      8. 9.1.8 I2C 通信序列示例
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
      1. 9.3.1 电源排序
      2. 9.3.2 电源去耦
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 接收文档更新通知
    2. 10.2 支持资源
    3. 10.3 商标
    4. 10.4 静电放电警告
    5. 10.5 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

数字比较器

ADS101xL 具有一个可在 ALERT/RDY 引脚上发出警报的可编程数字比较器。Configuration 寄存器中的 COMP_MODE 位将比较器配置为传统比较器或窗口比较器。在传统比较器模式下,当转换数据超过上限阈值寄存器 (Hi_thresh) 中设置的限值时,ALERT/RDY 引脚置为有效(默认低电平有效)。然后,仅当转换数据低于下限阈值寄存器 (Lo_thresh) 中设置的限值时,比较器才会置为无效。在窗口比较器模式下,当转换数据超过 Hi_thresh 寄存器值或低于 Lo_thresh 寄存器值时,ALERT/RDY 引脚置为有效。

在窗口比较器模式或传统比较器模式下,比较器可以配置为由 Configuration 寄存器中的 COMP_LAT 位置为有效后锁存。即使输入信号未超出阈值寄存器的范围,该设置也会使置为有效保持不变。该锁存的置为有效只能通过发出 SMBus 警报响应或读取 Conversion 寄存器进行清除。ALERT/RDY 引脚可通过 Configuration 寄存器中的 COMP_POL 位配置为高电平有效或低电平有效。图 7-6 展示了两种比较器模式的运行图。

还可以将比较器配置为仅在设定的连续读取次数超过阈值寄存器(Hi_thresh 和 Lo_thresh)中设置的阈值后才激活 ALERT/RDY 引脚。配置寄存器中的 COMP_QUE[1:0] 位将比较器配置为在激活 ALERT/RDY 引脚之前等待读取次数比阈值多一、二或四。COMP_QUE[1:0] 位还可以禁用比较器功能并将 ALERT/RDY 引脚置于高电平状态。

GUID-3840D462-85B3-4913-95E8-9BD93091E533-low.gif图 7-6 ALERT 引脚时序图