ZHCSPF7B March 2023 – April 2024 ADS127L21
PRODUCTION DATA
两个一阶抗混叠滤波器采用 PGA855 电路实现。请参阅图 9-4,第一个滤波器由 CFB 提供,并与 PGA 5kΩ 反馈电阻并联。PGA 电阻器的绝对容差为 ±15%,因此,应考虑容差对滤波器截止频率的影响。CFB = 47pF 会得到 675kHz 的滤波器截止频率。在电阻器容差的高侧,滤波器频率变为 574kHz。在此容差下,滤波器在宽带滤波器信号频带 (77kHz) 的边缘保持 –0.1dB 平坦度。
第二个抗混叠滤波器位于 ADS127L21 输入端。滤波器值 RFIL = 47.4Ω 和 CDIFF = 560pF 产生 2.8MHz 的滤波器截止频率。ADC 输入预充电缓冲器可显著降低采样相位输入电荷,从而提高 ADC 输入阻抗以减小增益误差。由于缓冲区的存在,在此设计中通过增加 RFIL 和 CDIFF 来改善抗混叠抑制。
C0G 电介质电容器用在整个信号路径中(CFB、CDIFF 和 CCM),以提供低失真性能。