ZHCSX83 October 2024 ADS127L21B
PRODUCTION DATA
尽管 ADC 提供了灵活的 SPI 时钟选项和宽 IOVDD 电压范围,但以下指导原则有助于实现完整的数据表性能。
ADC 在 SCLK 上升沿更新数据,以将数据锁存在 SCLK 下降沿。使用 3.3V IOVDD 电源时,SCLK 信号频率的实际限制为 22MHz。该限制考虑了在 SCLK 上升沿生效后的数据传播延迟时间。假设 SDO/DRDY 信号路径中没有其他延迟,则可以在 fDATA = 512kSPS 且具有 40 位有效载荷的条件下读取 24 位数据。
FIR1 滤波器输出模式提供高达 2.048MSPS 的数据,需要 49.152MHz SCLK 信号来读取 24 位数据。在 SCLK 为 49.152MHz 时读取数据需要非标准 SPI 时钟,方法是将数据锁存在与数据更新相同的上升沿。ADC 数据保持时间规格在更新到新数据之前短暂保留旧数据。通过添加分立式缓冲器而使 SDO/DRDY 信号延迟到外部控制器,可提供额外的保持时间。