ZHCSX83 October 2024 ADS127L21B
PRODUCTION DATA
ADS127L21B 是一款高精度 24 位 Δ-Σ 模数转换器 (ADC)。该器件具有非常低的 INL 误差,在宽带滤波器模式下的数据速率高达 512kSPS,在低延时滤波器模式下的数据速率高达 1.365MHz。可编程 IIR 和 FIR 数字滤波器支持自定义滤波器响应。该器件提供四种速度模式,可在分辨率、带宽和功耗之间进行权衡。
功能方框图 展示了 ADS127L21B 的特性。输入和正基准预充电缓冲器会增加输入阻抗,以减少系统误差。VCM 输出提供 1/2 Vs 电压来驱动外部输入驱动器级的共模电压。
差分输入信号被定义为 VIN = (VAINP – VAINN),差分基准被定义为 VREF = (VREFP – VREFN)。多位 Δ-Σ 调制器根据差分基准来测量差分输入信号。调制器将量化噪声整形到带外频率范围,在此范围内通过数字滤波器去除噪声。信号频带内剩余的噪声是恒定密度白噪声。数字滤波器对调制器数据进行抽取和滤除,以便提供高分辨率输出数据。
数字滤波器有两种工作模式:低延时和宽带。低延时模式包含可编程 sinc3 或 sinc4 滤波器,在级联模式下运行时可选择使用 sinc1 滤波器。低延时滤波器可更大限度地减少直流信号测量的延时时间。
宽带滤波器包含一个预设或可编程系数 FIR 滤波器和四个串联运行的双二阶 IIR 滤波器。IIR 滤波器可实现自定义滤波器,如高通、带通、带阻、低通等。
可编程过采样率 (OSR) 与四种速度模式相结合,可优化信号带宽、分辨率和功耗。
SPI 兼容串行接口用于配置器件和读取转换数据。该接口具有菊花链功能,可在多通道同步采样系统中实现简化的 SPI 路由。集成的循环冗余校验 (CRC) 错误监控可提高系统级可靠性。DRDY 引脚指示转换数据何时就绪。DRDY 功能可与 SDO/DRDY 引脚结合使用,以减少 SPI 线的数量。
该器件支持针对交流或直流信号应用的外部时钟运行,以及针对直流信号应用的内部振荡器。START 引脚同步数字滤波器过程。RESET 引脚复位 ADC。
电源电压 AVDD1 为预充电缓冲器和输入采样开关供电。AVDD2 通过内部稳压器为调制器供电。电源电压 IOVDD 是数字 I/O 电压,它还使用数字稳压器为数字内核供电。内部稳压器可在提供一致性能水平的同时更大限度地降低功耗。