ZHCSX83 October 2024 ADS127L21B
PRODUCTION DATA
最小值 | 最大值 | 单位 | ||
---|---|---|---|---|
CLK 引脚 | ||||
tc(CLK) | CLK 周期,最大速度模式 | 29.7 | 2000 | ns |
CLK 周期,高速模式 | 38.2 | 2000 | ||
CLK 周期,中速模式 | 76.4 | 2000 | ||
CLK 周期,低速模式 | 305 | 2000 | ||
tw(CLKL) | 脉冲持续时间,CLK 低电平,最大速度模式 | 13.2 | ns | |
脉冲持续时间,CLK 低电平,高速模式 | 17 | |||
脉冲持续时间,CLK 低电平,中速模式 | 34 | |||
脉冲持续时间,CLK 低电平,低速模式 | 128 | |||
tw(CLKH) | 脉冲持续时间,CLK 高电平,最大速度模式 | 13.2 | ns | |
脉冲持续时间,CLK 高电平,高速模式 | 17 | |||
脉冲持续时间,CLK 高电平,中速模式 | 34 | |||
脉冲持续时间,CLK 高电平,低速模式 | 128 | |||
SPI 串行接口 | ||||
tc(SC) | SCLK 周期 | 19.5 | 1/(4 ∙ fDATA) | ns |
tw(SCL) | 脉冲持续时间,SCLK 低电平 | 8 | ns | |
tw(SCH) | 脉冲持续时间,SCLK 高电平 | 8 | ns | |
td(CSSC) | 延时时间,CS 下降沿后的第一个 SCLK 上升沿 | 10 | ns | |
tsu(DI) | 建立时间,SCLK 下降沿前的 SDI 有效 | 4 | ns | |
th(DI) | 保持时间,SDI 在 SCLK 下降沿后有效 | 6 | ns | |
td(SCCS) | 延时时间,最后一个 SCLK 下降沿后的 CS 上升沿 | 10 | ns | |
tw(CSH) | 脉冲持续时间,CS 高电平 | 20 | ns | |
td(FF) | 滤波器系数读取/写入操作期间 SPI 帧之间的延迟时间 | 10 | tCLK | |
RESET 引脚 | ||||
tw(RSL) | 脉冲持续时间,RESET 低电平 | 4 | tCLK | |
td(RSSC) | 延迟时间,在 RESET 上升沿之后或在 SPI 复位模式之后启动通信 | 10000 | tCLK | |
START 引脚 | ||||
tw(STL) | 脉冲持续时间,START 低电平 | 4 | tCLK | |
tw(STH) | 脉冲持续时间,START 高电平 | 4 | tCLK | |
tsu(STCLK) | 建立时间,CLK 上升沿前 START 高电平(1) | 9 | ns | |
th(STCLK) | 保持时间,CLK 上升沿之后 START 高电平(1) | 9 | ns | |
tsu(STDR) | 建立时间,在 DRDY 下降沿之前的 START 下降沿或 STOP 位用于停止下一次转换(启动/停止转换模式) | 8 | tCLK |