ZHCS313K January 2010 – August 2015 ADS1294 , ADS1294R , ADS1296 , ADS1296R , ADS1298 , ADS1298R
PRODUCTION DATA.
2.7V ≤ DVDD ≤ 3.6V | 1.65V ≤ DVDD ≤ 2V | 单位 | ||||
---|---|---|---|---|---|---|
最小值 | 最大值 | 最小值 | 最大值 | |||
tCLK | 主时钟周期 | 414 | 514 | 414 | 514 | ns |
tCSSC | CS 低电平至第一个 SCLK,设置时间 | 6 | 17 | ns | ||
tSCLK | SCLK 周期 | 50 | 66.6 | ns | ||
tSPWH, L | SCLK 脉冲宽度,高电平和低电平 | 15 | 25 | ns | ||
tDIST | DIN 有效至 SCLK 下降沿:设置时间 | 10 | 10 | ns | ||
tDIHD | SCLK 下降沿之后的有效 DIN:保持时间 | 10 | 11 | ns | ||
tCSH | CS 高电平脉冲 | 2 | 2 | tCLK | ||
tSCCS | 第八个 SCLK 下降沿至 CS 高电平 | 4 | 4 | tCLK | ||
tSDECODE | 命令解码时间 | 4 | 4 | tCLK | ||
tDISCK2ST | DAISY_IN 有效至 SCLK 上升沿:设置时间 | 10 | 10 | ns | ||
tDISCK2HT | SCLK 上升沿之后 DAISY_IN 有效:保持时间 | 10 | 10 | ns |