ZHCS313K January 2010 – August 2015 ADS1294 , ADS1294R , ADS1296 , ADS1296R , ADS1298 , ADS1298R
PRODUCTION DATA.
针对接地使用低阻抗连接,以便返回电流不受干扰地流回到各自的源。为了获得最佳性能,请将一个完整的 PCB 层专用于接地平面,在该层上不路由任何其他信号迹线。保持与接地平面的连接尽可能短且直。使用通孔连接到接地层时,请使用多个平行的通孔,以减少接地阻抗。
混合信号布局有时包含在一个位置连接在一起的独立模拟和数字接地平面;但是,当正确放置模拟、数字和电源组件后,不需要分离接地平面。正确放置元件可将模拟、数字和电源电路划分为不同的 PCB 区域,以防止数字返回电流耦合到敏感的模拟电路中。如果需要进行接地平面分离,则在 ADC 处进行连接。在多个位置连接各个接地层会产生接地环路,因此不建议这样做。模拟和数字的单个接地平面可避免接地环路。
使用低 ESR 陶瓷电容器旁路电源引脚。必须使用短且直的迹线将旁路电容器尽可能靠近电源引脚放置。为获得最佳性能,旁路电容器的接地侧连接也必须是低阻抗连接。电源电流首先流过旁路电容器引脚,然后流到电源引脚,使旁路最有效(也称为开尔文连接)。如果多个 ADC 位于同一 PCB 上,请使用宽电源迹线或专用的电源平面,以最大限度地降低 ADC 之间发生串扰的可能性。
如果将外部滤波用于模拟输入,请尽可能使用 C0G 型陶瓷电容器。C0G 电容器具有稳定的特性和低噪声特性。理想情况下,将差分信号路由成多个对,以最大程度地减小迹线之间的环路面积。路由数字电路迹线(如时钟信号)时使其远离所有模拟引脚。请注意,内部基准输出回路与 AVSS 电源共用相同的引脚。为了最大限度地减少电源迹线和基准回路迹线之间的耦合,请分别路由两条迹线;理想情况下,在 AVSS 引脚处采用星型连接。
必须在模拟输入线上进行短且直的互连,并避免杂散布线电容,尤其是在模拟输入引脚和 AVSS 之间。这些模拟输入引脚具有高阻抗,对外部噪声非常敏感。将 AVSS 引脚视为敏感的模拟信号,并通过适当的屏蔽直接连接到电源接地。如果未实现屏蔽,PCB 迹线之间的泄漏电流可能会超过 ADS129x 的输入偏置电流。尽可能使数字信号远离 PCB 上的模拟输入信号。
串行接口的 SCLK 输入应该没有噪声和干扰,这一点很重要。即使采用相对慢的 SCLK 频率,短数字信号上升和下降时间也可能导致过度振铃和噪声。为了获得最佳性能,请根据需要使用终端电阻器来保持数字信号迹线短路,并确保所有数字信号都直接在接地平面上方路由,而使用最少的通孔。