ZHCS313K January 2010 – August 2015 ADS1294 , ADS1294R , ADS1296 , ADS1296R , ADS1298 , ADS1298R
PRODUCTION DATA.
SCLK 是串行外设接口 (SPI) 串行时钟。它用于移入命令并从器件中移出数据。串行时钟 (SCLK) 具有 施密特触发器触发的输入并在 DIN 和 DOUT 引脚上按照时钟脉冲将数据移入和移出 ADS129x。尽管输入存在迟滞,仍应尽可能保持 SCLK 的纯净,以防因干扰而意外强制执行时钟事件。时序要求:串行接口 表中指定了 SCLK 的绝对最大限制。
选择 ADS129x (CS = low) 后,器件会尝试每八个串行时钟解码并执行一次命令。因此,在每次串行传输时提供八个 SCLK 的倍数,以使接口保持正常工作模式。如果接口由于额外的串行时钟而停止工作,则通过将 CS 切换为高电平并重新切换为低电平进行复位。
对于单个器件,SCLK 所需的最低速度取决于通道数、分辨率位数和输出数据速率。有关多个级联器件,请参阅级联配置 部分。Equation 7 显示了最低 SCLK 速度的计算方法。
例如,如果以 500SPS 的数据速率使用 ADS1298(八个通道,24 位分辨率),则最小 SCLK 速度为 110kHz。
可通过将器件置于 RDATAC 模式或针对数据按需发送 RDATA 命令来检索数据。Equation 7 的 SCLK 速率限制也适用于 RDATAC。对于 RDATA 命令,如果必须在两个连续的 DRDY 信号之间读取数据,那么该限制适用。Equation 7 假设在数据捕获之间没有发出其他命令。