ZHCSN81A July 2023 – January 2025 ADS131B23-Q1
PRODUCTION DATA
ADC2y ΔΣ 调制器位流馈入数字滤波器。数字滤波器是线性相位、有限脉冲响应 (FIR)、低通 sinc 滤波器,可衰减 ΔΣ 调制器的带外量化噪声。
与 ADC1y 相比,ADC2y 始终采用单次转换模式运行。ADC2y 序列发生器用于触发各个转换。数字滤波器在每次转换开始时都会复位,每次转换都必须完全稳定。ADC2y 只输出稳定的转换结果,假定输入信号在转换开始前就已稳定。
使用 OSR2y[1:0] 位选择 ADC2y 的转换时间。对于 OSR = 64 的情况,滤波器由纯 sinc3 滤波器组成。sinc3 滤波器需要三个周期才能稳定。因此,OSR = 64 的转换时间等于 (3 × 64 / fMOD = 192 tMOD = 384 tMCLK)。对于较高的 OSR 设置,sinc3 滤波器后跟一个 sinc1 滤波器。
表 7-9 列出了基于 8.192MHz 标称 MCLK 频率的 ADC2y 的 OSR 设置和相应转换时间概览。
OSR | 转换时间 | |||
---|---|---|---|---|
总计 | SINC3 | SINC1 | tMCLK | μs |
64 | 64 | 1 | 384 tMCLK | 46.87μs |
128 | 64 | 2 | 512 tMCLK | 62.50μs |
256 | 64 | 4 | 768 tMCLK | 93.75μs |
512 | 64 | 8 | 1280 tMCLK | 156.25μs |