ZHCSTN5 June   2024 ADS8681W

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 时序图
    8. 5.8 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 模拟输入结构
      2. 6.3.2 模拟输入阻抗
      3. 6.3.3 输入保护电路
      4. 6.3.4 可编程增益放大器 (PGA)
      5. 6.3.5 二阶低通滤波器 (LPF)
      6. 6.3.6 ADC 驱动器
      7. 6.3.7 基准
        1. 6.3.7.1 内部基准
        2. 6.3.7.2 外部基准
      8. 6.3.8 ADC 传递函数
      9. 6.3.9 警报功能
        1. 6.3.9.1 输入警报
        2. 6.3.9.2 AVDD 警报
    4. 6.4 器件功能模式
      1. 6.4.1 主机到器件连接拓扑
        1. 6.4.1.1 单个器件:所有 multiSPI 选项
        2. 6.4.1.2 单个器件:标准 SPI 接口
        3. 6.4.1.3 多个器件:菊花链拓扑
      2. 6.4.2 器件工作模式
        1. 6.4.2.1 RESET 状态
        2. 6.4.2.2 ACQ 状态
        3. 6.4.2.3 CONV 状态
    5. 6.5 编程
      1. 6.5.1 数据传输帧
      2. 6.5.2 输入命令字和寄存器写入操作
      3. 6.5.3 输出数据字
      4. 6.5.4 数据传输协议
        1. 6.5.4.1 配置器件的协议
        2. 6.5.4.2 从器件读取数据时使用的协议
          1. 6.5.4.2.1 支持单 SDO-x 的传统、SPI 兼容 (SYS-xy-S) 协议
          2. 6.5.4.2.2 支持双 SDO-x 的传统、SPI 兼容 (SYS-xy-S) 协议
          3. 6.5.4.2.3 源同步 (SRC) 协议
            1. 6.5.4.2.3.1 输出时钟源选项
            2. 6.5.4.2.3.2 输出总线宽度选项
  8. 寄存器映射
    1. 7.1 器件配置和寄存器映射
      1. 7.1.1 DEVICE_ID_REG 寄存器(地址 = 00h)
      2. 7.1.2 RST_PWRCTL_REG 寄存器(地址 = 04h)
      3. 7.1.3 SDI_CTL_REG 寄存器(地址 = 08h)
      4. 7.1.4 SDO_CTL_REG 寄存器(地址 = 0Ch)
      5. 7.1.5 DATAOUT_CTL_REG 寄存器(地址 = 10h)
      6. 7.1.6 RANGE_SEL_REG 寄存器(地址 = 14h)
      7. 7.1.7 ALARM_REG 寄存器(地址 = 20h)
      8. 7.1.8 ALARM_H_TH_REG 寄存器(地址 = 24h)
      9. 7.1.9 ALARM_L_TH_REG 寄存器(地址 = 28h)
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 警报功能
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
      1. 8.3.1 电源去耦
      2. 8.3.2 节能
        1. 8.3.2.1 NAP 模式
        2. 8.3.2.2 掉电 (PD) 模式
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

引脚配置和功能

ADS8681W ADS8685W ADS8689W RUM 封装,16 引脚 WQFN(顶视图)图 4-1 RUM 封装,16 引脚 WQFN(顶视图)
表 4-1 引脚功能
名称 编号 类型(1) 说明
AGND 1 P 模拟地引脚。使用 AVDD 引脚去耦。
AIN_M 6 AI 模拟输入:负。使用 AIN_P 引脚去耦。
AIN_P 5 AI 模拟输入:正。使用 AIN_M 引脚去耦。
ALARM/SDO-1/GPO 12 DO 多功能输出引脚。高电平有效警报。
数据输出 1 用于串行通信。通用输出引脚。
AVDD 16 P 模拟电源引脚。使用 AGND 引脚去耦。
CONVST/CS 9 DI 双功能引脚。
高电平有效逻辑:转换启动输入引脚。CONVST 上升沿使器件从采集阶段进入转换阶段。
低电平有效逻辑:芯片选择输入引脚。当 CS 为低电平时,器件控制数据总线。当 CS 为高电平时,SDO-x 引脚进入三态。
DGND 15 P 数字地引脚。使用 DVDD 引脚去耦。
DVDD 14 P 数字电源引脚。使用 DGND 引脚去耦。
REFCAP 4 AO ADC 基准缓冲器去耦电容器引脚。使用 REFGND 引脚去耦。
REFGND 3 P 基准地引脚。将此引脚短接至模拟接地平面。使用 REFIO 和 REFCAP 引脚去耦。
REFIO 2 AIO 内部基准输出或外部基准输入引脚。使用 REFGND 去耦。
RST 7 DI 低电平有效逻辑输入,用于复位器件。
RVS 13 DO 多功能输出引脚,用于串行接口,请参阅RESET 状态 部分。
CS 保持高电平时,RVS 反映内部 ADCST 信号的状态。
CS 为低电平时,RVS 的状态取决于输出协议选择。
SCLK 10 DI 串行通信:串行接口的时钟输入引脚。
所有系统同步数据传输协议根据 SCLK 信号计时。
SDI 8 DI 双功能:串行通信的数据输入引脚。
在菊花链模式下的串行通信期间将数据输入连接在一起。
SDO-0 11 DO 串行通信:数据输出 0。
AI = 模拟输入,AIO = 模拟输入/输出,DI = 数字输入,DO = 数字输出,P = 电源。