ZHCSTN5 June 2024 ADS8681W
PRODUCTION DATA
名称 | 编号 | 类型(1) | 说明 |
---|---|---|---|
AGND | 1 | P | 模拟地引脚。使用 AVDD 引脚去耦。 |
AIN_M | 6 | AI | 模拟输入:负。使用 AIN_P 引脚去耦。 |
AIN_P | 5 | AI | 模拟输入:正。使用 AIN_M 引脚去耦。 |
ALARM/SDO-1/GPO | 12 | DO | 多功能输出引脚。高电平有效警报。 数据输出 1 用于串行通信。通用输出引脚。 |
AVDD | 16 | P | 模拟电源引脚。使用 AGND 引脚去耦。 |
CONVST/CS | 9 | DI | 双功能引脚。 高电平有效逻辑:转换启动输入引脚。CONVST 上升沿使器件从采集阶段进入转换阶段。 低电平有效逻辑:芯片选择输入引脚。当 CS 为低电平时,器件控制数据总线。当 CS 为高电平时,SDO-x 引脚进入三态。 |
DGND | 15 | P | 数字地引脚。使用 DVDD 引脚去耦。 |
DVDD | 14 | P | 数字电源引脚。使用 DGND 引脚去耦。 |
REFCAP | 4 | AO | ADC 基准缓冲器去耦电容器引脚。使用 REFGND 引脚去耦。 |
REFGND | 3 | P | 基准地引脚。将此引脚短接至模拟接地平面。使用 REFIO 和 REFCAP 引脚去耦。 |
REFIO | 2 | AIO | 内部基准输出或外部基准输入引脚。使用 REFGND 去耦。 |
RST | 7 | DI | 低电平有效逻辑输入,用于复位器件。 |
RVS | 13 | DO | 多功能输出引脚,用于串行接口,请参阅RESET 状态 部分。 当 CS 保持高电平时,RVS 反映内部 ADCST 信号的状态。 当 CS 为低电平时,RVS 的状态取决于输出协议选择。 |
SCLK | 10 | DI | 串行通信:串行接口的时钟输入引脚。 所有系统同步数据传输协议根据 SCLK 信号计时。 |
SDI | 8 | DI | 双功能:串行通信的数据输入引脚。 在菊花链模式下的串行通信期间将数据输入连接在一起。 |
SDO-0 | 11 | DO | 串行通信:数据输出 0。 |