ZHCSS76 October 2024 ADS9212
PRODUCTION DATA
参数 | 测试条件 | 最小值 | 最大值 | 单位 | |
---|---|---|---|---|---|
复位 | |||||
tPU | 器件上电时间 | 25 | ms | ||
SPI 接口时序(配置接口) | |||||
tden_CKDO | 延迟时间:第 8 个 SCLK 上升沿至数据使能 | 22 | ns | ||
tdz_CKDO | 延迟时间:第 24 个 SCLK 上升沿至 SDO 进入高阻态 | 50 | ns | ||
td_CKDO | 延迟时间:SCLK 下降沿到 SDO 上的相应数据有效 | 16 | ns | ||
tht_CKDO | 延迟时间:SCLK 下降沿到 SDO 上的前一个数据有效 | 2 | ns | ||
CMOS 数据接口 | |||||
tDCLK | 数据时钟输出 | DDR 模式 | 10 | ns | |
SDR 模式 | 20 | ||||
时钟占空比 | 45 | 55 | % | ||
toff_DCLKDO_r | 时间偏移:DCLK 上升到相应数据有效 | DDR 模式 | tDCLK / 4 – 1.5 | tDCLK / 4 + 1.5 | ns |
toff_DCLKDO_f | 时间偏移:DCLK 下降至相应数据有效 | DDR 模式 | tDCLK / 4 – 1.5 | tDCLK / 4 + 1.5 | ns |
td_DCLKDO | 延时时间:DCLK 上升到相应数据有效 | SDR 模式 | -1 | 1 | ns |