ZHCSR17B January   2023  – May 2024 ADS9218 , ADS9219

PRODMIX  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  热性能信息
    4. 5.4  建议运行条件
    5. 5.5  电气特性
    6. 5.6  时序要求
    7. 5.7  开关特性
    8. 5.8  时序图
    9. 5.9  典型特性:所有器件
    10. 5.10 典型特性:ADS9219
    11. 5.11 典型特性:ADS9218
    12. 5.12 典型特性:ADS9217
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 模拟输入
      2. 6.3.2 模拟输入带宽
      3. 6.3.3 ADC 传递函数
      4. 6.3.4 基准电压
      5. 6.3.5 温度传感器
      6. 6.3.6 数据平均
      7. 6.3.7 数字下变频器
      8. 6.3.8 数据接口
        1. 6.3.8.1 数据帧宽度
        2. 6.3.8.2 同步多个 ADC
        3. 6.3.8.3 数据接口测试图形
          1. 6.3.8.3.1 固定图形
          2. 6.3.8.3.2 交替测试图形
          3. 6.3.8.3.3 数字斜坡
      9. 6.3.9 ADC 采样时钟输入
    4. 6.4 器件功能模式
      1. 6.4.1 复位
      2. 6.4.2 断电选项
      3. 6.4.3 正常运行
      4. 6.4.4 初始化序列
    5. 6.5 编程
      1. 6.5.1 寄存器写入
      2. 6.5.2 寄存器读取
      3. 6.5.3 多个器件:SPI 配置的菊花链拓扑
        1. 6.5.3.1 菊花链中的寄存器写入
        2. 6.5.3.2 菊花链中的寄存器读取
  8. 寄存器映射
    1. 7.1 寄存器组 0
    2. 7.2 寄存器组 1
    3. 7.3 寄存器组 2
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 ≤20kHz 输入信号带宽的数据采集 (DAQ) 电路
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
        3. 8.2.1.3 应用曲线
      2. 8.2.2 ≤100kHz 输入信号带宽的数据采集 (DAQ) 电路
        1. 8.2.2.1 设计要求
        2. 8.2.2.2 应用曲线
      3. 8.2.3 ≤1MHz 输入信号带宽的数据采集 (DAQ) 电路
        1. 8.2.3.1 设计要求
        2. 8.2.3.2 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息
    1. 11.1 机械数据

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

数字下变频器

ADS921x 具有可通过寄存器地址 FBh 至 FEh 配置的可选片上数字下变频器 (DDC)。如图 6-5 所示,DDC 包含一个数字混频器和一个 24 位数控振荡器 (NCO)。数字混频器可生成 24 位 I 和 Q 输出,这两个输出表示 ADC 输出数据与 NCO 输出频率的复杂混合。ADC 的每个通道都通过数字混频器分别生成与 24 位 I 和 Q 输出相对应的 48 位输出。

ADS9217 ADS9218 ADS9219 使用数字下变频器时的数据路径图 6-5 使用数字下变频器时的数据路径

NCO 对于 ADC A 和 ADC B 都是通用的。NCO 的输出频率(由方程式 2 给出)通过 NCO_FREQUENCY 寄存器(地址 0xFD 和 0xFE)来配置。

方程式 2. f N C O = f S M P L _ C L K 2 24 × N C O _ F R E Q U E N C Y 23 : 0   &   0 x F F F F F 0   H z

通过在 SMPL_SYNC 引脚上施加一个脉冲,可以复位 NCO 的输出相位;请参阅图 5-7。如方程式 3表 6-4 所示,使用 NCO_PHASE 寄存器(地址 0xFC 和 0xFD)配置 NCO 输出的初始相位。

方程式 3. N C O _ P H A S E 23 : 0 = I n i t i a l   p h a s e 2 π × 2 24 &   0 x F F F F F 0
表 6-4 初始 NCO 相位
NCO_PHASE[23:0] 初始阶段
0x000000 0
0x7FFFF0 π
0xFFFFF0

在 DDC 中使用抽取因子 2、4、8 或 16。表 6-5 显示了用于抽取 DDC 输出的寄存器配置。

表 6-5 DDC 的抽取设置
DECIMATION 寄存器
2 OSR_EN (0x0D[6]) 1
OSR (0x0D[5:2] 0
OSR_CLK (0xC0[9:7]) 0
抽取因子 4、8 和 16 的常见设置 CLK3 (0xC5[9]) 1
OSR_INIT1 (0xC0[11:10]) 1
OSR_INIT2 (0xC4[5:4]) 2
OSR_INIT3 (0xC4[1]) 1
OSR_EN (0x0D[6]) 1
4 OSR (0x0D[5:2] 1
OSR_CLK (0xC0[9:7]) 0
8 OSR (0x0D[5:2] 2
OSR_CLK (0xC0[9:7]) 4
16 OSR (0x0D[5:2] 3
OSR_CLK (0xC0[9:7]) 5