ZHCSP09B December   2023  – August 2024 ADS9227

PRODMIX  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  热性能信息
    4. 5.4  建议运行条件
    5. 5.5  电气特性
    6. 5.6  时序要求
    7. 5.7  开关特性
    8. 5.8  时序图
    9. 5.9  典型特性:所有器件
    10. 5.10 典型特性:ADS9229
    11. 5.11 典型特性:ADS9228
    12. 5.12 典型特性:ADS9227
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 模拟输入
      2. 6.3.2 模拟输入带宽
      3. 6.3.3 ADC 传递函数
      4. 6.3.4 参考文献
        1. 6.3.4.1 内部基准电压
        2. 6.3.4.2 外部基准电压
      5. 6.3.5 温度传感器
      6. 6.3.6 数据平均
      7. 6.3.7 数字下变频器
      8. 6.3.8 数据接口
        1. 6.3.8.1 数据帧宽度
        2. 6.3.8.2 同步多个 ADC
        3. 6.3.8.3 数据接口测试图形
          1. 6.3.8.3.1 用户定义的测试图形
          2. 6.3.8.3.2 用户定义的交替测试图形
          3. 6.3.8.3.3 斜坡测试图形
      9. 6.3.9 ADC 采样时钟输入
    4. 6.4 器件功能模式
      1. 6.4.1 复位
      2. 6.4.2 断电选项
      3. 6.4.3 正常运行
      4. 6.4.4 初始化序列
    5. 6.5 编程
      1. 6.5.1 寄存器写入
      2. 6.5.2 寄存器读取
      3. 6.5.3 多个器件:SPI 配置的菊花链拓扑
        1. 6.5.3.1 菊花链中的寄存器写入
        2. 6.5.3.2 菊花链中的寄存器读取
  8. 寄存器映射
    1. 7.1 寄存器组 0
    2. 7.2 寄存器组 1
    3. 7.3 寄存器组 2
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 ≤20kHz 输入信号带宽的数据采集 (DAQ) 电路
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
        3. 8.2.1.3 应用曲线
      2. 8.2.2 ≤100kHz 输入信号带宽的数据采集 (DAQ) 电路
        1. 8.2.2.1 设计要求
        2. 8.2.2.2 应用曲线
      3. 8.2.3 ≤1MHz 输入信号带宽的数据采集 (DAQ) 电路
        1. 8.2.3.1 设计要求
        2. 8.2.3.2 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

时序要求

对于 ADS9229 和 ADS9228,AVDD_5V = 4.75V 至 5.25V,对于 ADS9227,AVDD_5V = 4.5V 至 5.5V,VDD_1V8 = 1.75V 至 1.85V,内部 VREF = 4.096V,最大吞吐量(除非另有说明);TA = –40°C 至 +125°C 时的最小值和最大值;TA = 25°C 时的典型值
最小值 最大值 单位
转换周期
fCYCLE 采样频率 ADS9229 3.9 20 MHz
ADS9228 3.9 10
ADS9227 3.9 5
tCYCLE ADC 周期时长 1 / fCYCLE s
tPL_SMPLCLK 采样时钟低电平时间 0.45 0.55 tCYCLE
tPH_SMPLCLK 采样时钟高电平时间 0.45 0.55 tCYCLE
fCLK 最大 SCLK 频率 10 MHz
tCLK 最小 SCLK 时间周期 100 ns
SPI 时序
thi_CSZ 脉冲持续时间:CS 高电平 220 ns
tPH_CK SCLK 高电平时间 0.48 0.52 tCLK
tPL_CK SCLK 低电平时间 0.48 0.52 tCLK
td_CSCK 设置时间:CS 下降至第一个 SCLK 上升沿 20 ns
tsu_CKDI 设置时间:SDI 数据对相应的 SCLK 上升沿有效 10 ns
tht_CKDI 保持时间:SCLK 上升沿到 SDI 上的相应数据有效 5 ns
td_CKCS 延迟时间:最后一个 SCLK 下降沿到 CS 上升沿 5 ns