ZHCSP09B December 2023 – August 2024 ADS9227
PRODMIX
参数 | 测试条件 | 最小值 | 最大值 | 单位 | |
---|---|---|---|---|---|
RESET | |||||
tPU | 器件上电时间 | 25 | ms | ||
LVDS 数据接口 | |||||
tRT | 上升时间 | 使用长度为 20mm 的 50Ω 传输线,差分 RL = 100Ω,CL = 1pF | 600 | ps | |
tFT | 下降时间 | 600 | ps | ||
tCYCLE | 采样时钟周期 | ADS9229 | 50 | ns | |
ADS9228 | 100 | ||||
ADS9227 | 200 | ||||
tDCLK | 时钟输出 | 4.167 | ns | ||
时钟占空比 | 45 | 55 | % | ||
td_DCLKDO | 延时时间:DCLKP 上升到相应数据有效 | SDR 模式 | -0.35 | 0.35 | ns |
toff_DCLKDO_r | 时间偏移:DCLKP 上升到相应数据有效 | DDR 模式 | tDCLK / 4 – 0.35 | tDCLK / 4 + 0.35 | ns |
toff_DCLKDO_f | 时间偏移:DCLKP 下降至相应数据有效 | DDR 模式 | tDCLK / 4 – 0.35 | tDCLK / 4 + 0.35 | ns |
tPD | 延时时间:SMPL_CLK 下降至 DCLKP 上升 | tDCLK | ns | ||
tPU_SMPL_CLK | 延时时间:连接到 SMPL_CLK 的自由运行时钟到 ADC 数据有效 | 100 | µs | ||
SPI 时序 | |||||
tden_CKDO | 延时时间:第 8 个 SCLK 上升沿至 SDO 使能 | 30 | ns | ||
tdz_CKDO | 延时时间:第 24 个 SCLK 上升沿至 SDO 进入高阻态 | 30 | ns | ||
td_CKDO | 延时时间:SCLK 启动沿到 SDO 上的相应数据有效 | 30 | ns | ||
tht_CKDO | 保持时间:SCLK 启动沿到 SDO 上的前一个数据有效 | 2 | ns |