ZHCSRB6A July   2024  – November 2024 ADS9811 , ADS9813

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 开关特性
    8. 5.8 时序图
    9. 5.9 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 模拟输入
        1. 6.3.1.1 输入钳位保护电路
        2. 6.3.1.2 可编程增益放大器 (PGA)
        3. 6.3.1.3 宽共模电压抑制电路
      2. 6.3.2 ADC 传递函数
      3. 6.3.3 ADC 采样时钟输入
      4. 6.3.4 同步多个 ADC
      5. 6.3.5 基准电压
      6. 6.3.6 数据接口
        1. 6.3.6.1 数据时钟输出
        2. 6.3.6.2 ADC 输出数据随机数发生器
        3. 6.3.6.3 数据平均
        4. 6.3.6.4 数据接口测试图形
          1. 6.3.6.4.1 固定图形
          2. 6.3.6.4.2 数字斜坡
          3. 6.3.6.4.3 交替测试图形
    4. 6.4 器件功能模式
      1. 6.4.1 复位
      2. 6.4.2 断电
      3. 6.4.3 初始化序列
      4. 6.4.4 正常运行
      5. 6.4.5 速度升压模式
    5. 6.5 编程
      1. 6.5.1 寄存器写入
      2. 6.5.2 寄存器读取
      3. 6.5.3 适用于 SPI 配置的菊花链拓扑中的多个器件
        1. 6.5.3.1 菊花链中的寄存器写入
        2. 6.5.3.2 菊花链中的寄存器读取
  8. 寄存器映射
    1. 7.1 寄存器组 0
    2. 7.2 寄存器组 1
    3. 7.3 寄存器组 2
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 参数测量单元 (PMU)
      2. 8.2.2 设计要求
      3. 8.2.3 详细设计过程
      4. 8.2.4 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

宽共模电压抑制电路

ADS9813 在模拟输入端具有共模 (CM) 抑制电路,支持高达 ±12V 的 CM 电压。差分输入的 CM 电压由方程式 1 计算得出。上电时或复位后,模拟输入通道的共模电压范围为 ±12V (CM_CTRL_EN = 0b)。在所有情况下,请确保模拟输入端的电压在绝对最大额定值 范围内。

方程式 1. C o m m o n   m o d e   v o l t a g e =   ( Voltage on AINP ) + ( Voltage on AINM ) 2

表 6-3 所述,针对差分输入的各种 CM 电压优化 CM 电压抑制电路。

表 6-3 适用于差分输入的宽共模配置
共模 (CM) 范围 CM_CTRL_EN 模拟输入通道 1–4 模拟输入通道 5–8
CM_EN_CH[4:1] CM_RNG_CH[4:1] CM_EN_CH[8:5] CM_RNG_CH[8:5]
CM ≤ ±1V 1 0 无关 0 无关
CM ≤ ±RANGE / 2 1 0 1 0
CM ≤ ±6V 1 1
CM ≤ ±12V 2 2

使用单端输入时,CM 电压抑制电路的配置取决于 PGA 的模拟输入范围。表 6-4 列出了各种模拟输入电压范围的单端输入的建议配置。

表 6-4 适用于单端输入的宽共模配置
PGA 模拟输入范围 CM_CTRL_EN 模拟输入通道 1–4 模拟输入通道 5–8
CM_EN_CH[4:1] CM_RNG_CH[4:1] CM_EN_CH[8:5] CM_RNG_CH[8:5]
±2.5V、±3.5V 和 ±5V 1 0 无关 0 无关
±7V、±10V 和 ±12V 1 0 1 0

模拟输入范围与输入共模范围间的典型 SNR 如表 6-5(对于低带宽模式)和表 6-6(对于宽带宽模式)所示。

表 6-5 低带宽模式下模拟输入范围与共模范围的典型 SNR (dBFS) 间的关系
范围 CM ≤ ±1V CM ≤ ±RANGE / 2 CM ≤ ±6V CM ≤ ±12V
±2.5V 88.3 87.4 85.2 83.4
±3.5V 88.3 88.4 87.0 85.4
±5V 90.1 89.1 88.4 87.2
±7V 89.8 89.4 88.5
±10V 90.2 90.2 89.5
±12V 90.3 90.3 89.9
表 6-6 宽带宽模式下模拟输入范围与共模范围的典型 SNR (dBFS) 间的关系
范围 CM ≤ ±1V CM ≤ ±RANGE / 2 CM ≤ ±6V CM ≤ ±12V
±2.5V 80.5 79.1 76.7 74.7
±3.5V 81.1 79.4 77.6 75.8
±5V 81.6 79.7 78.4 76.7
±7V 80.0 79.2 77.5
±10V 81.6 81.2 79.7
±12V 82.4 82.4 80.9