ZHCSVA8 April 2024 AFE20408
PRODUCTION DATA
在 AFE20408 全正 DAC 范围模式下,两个 DAC 组设置为正电压输出范围(0V 至 10V)。
每个组的最小 DAC 输出不能小于相应的 VSS 电压。在全正 DAC 范围模式下,两个组的最小 DAC 输出均为 0V,因此,VSSA 和 VSSB 引脚必须连接到 GND。
每个组的最大 DAC 输出不能大于相应的 VCC 电压。在全正 DAC 范围模式下,VCCA 和 VCCB 引脚必须连接到正电源电压;但是,不需要将这些引脚连接到同一个电位。通常,每个 VCC 引脚上的正电压由所需的正电压输出范围决定,但这种配置不是必需的。如果一个组的 VCC 电源电压低于正满标量程配置,则最大 DAC 电压限制为 VCC[A,B]。表 6-6 列出了此模式的典型配置。
引脚 | 测试条件 | 典型连接 |
---|---|---|
VDD | 4.5V 至 5.5V | |
VIO | VIO ≤ VDD | 1.65V 至 5.5V |
VCCA | VDACA ≤ VCCA | 3V ≤ VCCA ≤ 11V |
VCCB | VDACB ≤ VCCB | 3V ≤ VCCB ≤ 11V |
VSSA | GND | |
VSSB | GND | |
散热焊盘 | GND |
复位事件过后,自动范围检测器会自动设置每个 DAC 组的输出范围。
VSS[A,B] 引脚设置每个 DAC 组的钳位电压。钳位电压仅取决于 VSS[A,B] 引脚上的电压;因此,更改 DAC 范围寄存器不会影响钳位设置。VSSA 和 VSSB 引脚都连接到 GND 时,所有 DAC 的钳位电压都为 0V。