ZHCSNR0A august 2021 – july 2023 AFE439A2 , AFE539A4 , AFE639D2
PRODUCTION DATA
MSB | .... | LSB | ACK | MSB | ... | LSB | ACK | MSB | ... | LSB | ACK | MSB | ... | LSB | ACK |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
地址 (A) 字节 节 7.5.2.2.1 |
命令字节 节 7.5.2.2.2 |
数据字节 - MSDB | 数据字节 - LSDB | ||||||||||||
DB [31:24] | DB [23:16] | DB [15:8] | DB [7:0] |
收到每个字节后,AFE39xx 通过在单个时钟脉冲的高电平期间将 SDA 线拉至低电平来确认该字节,如图 7-17 所示。这四个字节和确认周期构成了单次更新所需的 36 个时钟周期。一个有效的 I2C 地址字节选择 AFE39xx。
命令字节设置所选 AFE39xx 器件的工作模式。如果要在通过该字节选择工作模式时进行数据更新,AFE39xx 器件必须接收两个数据字节:最高有效数据字节 (MSDB) 和最低有效数据字节 (LSDB)。AFE39xx 器件在 LSDB 之后的确认信号下降沿执行更新。
使用快速模式(时钟 = 400kHz)时,最大 DAC 更新速率限制为 10kSPS。使用超快速模式(时钟 = 1MHz)时,最大 DAC 更新速率限制为 25kSPS。收到停止条件后,AFE39xx 器件将释放 I2C 总线并等待新的启动条件。