ZHCSSD2 july 2023 AFE539F1-Q1
PRODUCTION DATA
最小值 | 标称值 | 最大值 | 单位 | ||
---|---|---|---|---|---|
fSCL | 串行时钟频率 | 50 | MHz | ||
tSCLKHIGH | SCLK 高电平时间 | 9 | ns | ||
tSCLLOW | SCLK 低电平时间 | 9 | ns | ||
tSDIS | SDI 建立时间 | 8 | ns | ||
tSDIH | SDI 保持时间 | 8 | ns | ||
tCSS | SYNC 到 SCLK 下降沿建立时间 | 18 | ns | ||
tCSH | SCLK 下降边沿到 SYNC 上升边沿 | 10 | ns | ||
tCSHIGH | SYNC 高电平时间 | 50 | ns | ||
tDACWAIT | 同一通道的顺序更新等待时间(后续 SYNC 上升沿之间的时间) | 2 | µs |