ZHCSJ54 December 2018 AFE5832LP
PRODUCTION DATA.
该器件采用带有两个裸片(1 个 VCA 裸片和 1 个 ADC 裸片)的多芯片模块 (MCM)。VCA 裸片的 32 个通道与 ADC 裸片的 16 个通道相连。每个 ADC 通道交替转换奇数和偶数 VCA 通道。
VCA 裸片中的每个通道均可配置为两种模式之一:时间增益补偿 (TGC) 模式和连续波 (CW) 模式。在 TGC 模式下,每个通道包含一个低噪声放大器 (LNA)、一个可编程衰减器 (ATTEN)、一个可编程增益放大器和一个三阶低通滤波器 (LPF)。LNA 增益可通过编程设定为 21dB、18dB 或 15dB。ATTEN 支持 0dB 至 36dB 的衰减范围,并对衰减进行数字化控制。PGA 提供阶跃为 3dB 的 21dB 至 27dB 增益选项。LPF 截至频率可以在 10MHz 和 25MHz 之间进行设置,以支持具有不同频率的 应用 。在 CW 模式下,LNA 的输出将进入具有 16 种可选相位延迟的低功耗无源混频器。可以对每个模拟输入信号施加不同的相位延迟,从而执行片上波束形成操作。CW 混频器中的谐波滤波器可以抑制三阶和五阶谐波,从而增强 CW 多普勒测量的灵敏度。
ADC 裸片的 16 个通道可以配置为以 12 位或 10 位分辨率运行。ADC 分辨率可与转换速率之间进行折衷,并且能够在 12 位和 10 位分辨率下分别以 80MSPS 和 100MSPS 的最大速度运行。由于每个 ADC 交替转换两个 VCA 通道,因此该 AFE 的 32 个通道中每个通道的最大采样率在 12 位和 10 位模式下分别为 40MSPS 和 50MSPS。根据设计,ADC 的功耗可根据采样率进行调整。ADC 输出接口通过低压差分信令 (LVDS) 进行输出,可轻松与低成本现场可编程门阵列 (FPGA) 连接。
作为一种极低功耗的 AFE 解决方案,此米6体育平台手机版_好二三四适用于具有严格电池寿命要求的系统。
该 AFE 采用 15mm × 15mm 289 引脚 NFBGA 封装,并与 AFE5832 系列实现引脚兼容。