ZHCSE27A August 2015 – May 2016 AFE58JD16
PRODUCTION DATA.
AFE58JD16 是一款集成模拟前端 (AFE),针对医疗超声波应用进行了优化。AFE58JD16 是一款多芯片模块 (MCM) 器件,包含两个芯片:VCA 和 ADC_CONV。每个芯片均有 16 条通道。
VCA 芯片中的每条通道均可配置为两种模式:时间增益补偿 (TGC) 模式和连续波 (CW) 模式。在 TGC 模式下,每条通道包含一个输入衰减器 (ATTEN)、一个带有可变增益的低噪声放大器 (LNA) 以及一个三阶低通滤波器 (LPF)。衰减器支持的衰减范围为 0dB 至 8dB,LNA 支持的增益范围为 14dB 至 45dB。LPF 的截止频率可配置为 10MHz、15MHz、20MHz 或 25 MHz,以便支持频率不同的 各类 超声波应用。在 CW 模式下,每条通道包含一个增益固定为 18dB 的 LNA 以及一个具有 16 种可选相位延迟的低功耗无源混频器。通过对每个模拟输入信号施加不同的相位延迟可执行片上波束赋形操作。CW 混频器中的谐波滤波器通过抑制三阶和五阶谐波来增强 CW 多普勒测量的灵敏度。CW 模式支持三种时钟模式:16 倍频、8 倍频和 4 倍频。
ADC_CONV 芯片的每条通道都具有一个高性能模数转换器 (ADC),该转换器的分辨率可编程为 14 位或 12 位。ADC 在 14 位 和 12 位模式下分别可实现 75dBFS 和 72dBFS 的信噪比 (SNR)。该 ADC 在低通道增益时仍具有出色的 SNR。该器件的最高运行速度为 65MSPS 和 80MSPS,分别提供 14 位和 12 位输出。ADC 设计为根据采样率调整其功耗。ADC 的输出接口为低压差分信令 (LVDS) 或 JESD 接口,可轻松与低成本现场可编程门阵列 (FPGA) 相连。
AFE58JD16 包括一个可选的数字解调器和 JESD204B 数据打包模块,位于 12 位或 14 位 ADC 之后。带有可编程分数抽取滤波器的数字同相和正交 (I/Q) 解调器提高了运算量较大的算法在低功耗状态下的运算速度。该器件还支持速率高达 5Gbps 的可选 JESD204B 接口,进一步降低了多通道系统中电路板布线的难度。
AFE58JD16 还允许选择多种功率和噪声组合,从而优化系统性能。因此,对于电池寿命要求严格的系统而言,这些器件是一套非常适合的超声波 AFE 解决方案。AFE58JD16 采用 15mm × 15mm NFBGA-289 封装(ZAV 封装,S-PBGA-N289),额定工作温度范围为 –40°C 至 +85°C。该器件的引脚分配与 AFE5818 系列的引脚分配类似。