ZHCSKB6A October 2019 – March 2020 AFE7700
PRODUCTION DATA.
AFE7700 的每个接收器链都具有一个 28dB 范围的数字步进衰减器 (DSA),后跟一个宽带无源 IQ 解调器和一个基带放大器,此基带放大器具有集成式可编程抗混叠低通滤波器,用于驱动连续时间 Σ-Δ ADC。RX 链可接收高达 200MHz 的瞬时带宽 (IBW)。每个接收器通道都有两个模拟峰值功耗检测器和多个数字功耗检测器,可在接收器通道上辅助进行外部或内部自主 AGC,另外还具有一个射频过载检测器,可提供器件可靠性保护。集成式 QMC(正交不匹配补偿)算法能够持续监控和校正 RX 链 I 和 Q 不平衡不匹配的情况,无需注入任何专用信号或执行离线校准。
每个发送器链都具有两个 14 位、3Gsps IQ DAC,后跟一个可编程重建和 DAC 镜像抑制滤波器以及一个 IQ 调制器,用于驱动具有 39dB 范围增益控制功能的宽带射频放大器。TX 链集成了 QMC 和 LO 漏电消除算法,利用反馈路径来持续跟踪和更正 TX 链 IQ 不匹配和 LO 漏电的情况。
每条反馈路径均基于射频采样架构,并具有一个驱动 14 位 3Gsps 射频 ADC 的输入射频 DSA。直接采样架构提供了一个固有的宽带接收器链,并简化了 TX 链损失校准。反馈路径集成了两个独立的 NCO,可在两个观察到的射频输入带之间进行快速切换。
合成器部分集成了四路分数 N 射频 PLL,可产生四个不同的射频 LO,从而可支持最多两个不同的频带。每个频带可配置为两个发射器、两个接收器和一条反馈路径。
空白