ZHCSP33A July   2023  – October 2023 AFE7728D , AFE7768D , AFE7769D

PRODUCTION DATA  

  1.   1
  2. 1特性
  3. 2应用
  4. 3说明
  5. 4Revision History
  6. 5Device and Documentation Support
    1. 5.1 接收文档更新通知
    2. 5.2 支持资源
    3. 5.3 Trademarks
    4. 5.4 静电放电警告
    5. 5.5 术语表
  7. 6Mechanical, Packaging, and Orderable Information

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

AFE77xxD 是引脚兼容的高性能多通道收发器系列,集成了四条 (AFE7768D/AFE7769D) 或两条 (AFE7728D) 直接上变频发送器链、四条 (AFE7768D/AFE7769D) 或两条 (AFE7728D) 直接下变频接收器链、两条宽带射频采样数字化辅助链(反馈路径)和用于实现功率放大器 (PA) 线性化的低功耗数字预失真 (DPD) 引擎。发送器链和接收器链的高动态范围可使无线基站发送和接收 2G、3G、4G 和 5G 信号。集成式波峰因数抑制 (CFR) 单元有助于降低输入信号的峰均比 (PAR),从而提高功率放大器的传输效率。集成式硬件加速 DPD 估算器和校正器为 PA 线性化提供了灵活高效的 DPD 解决方案。对于瞬时带宽高达 200MHz (AFE77x8D)/300MHz (AFE7769D) 以及 DPD 扩展带宽高达 650MHz (AFE77x8D)/730MHz (AFE7769D) 的信号,集成式 DPD 引擎可校正因 PA 非线性而导致的失真。专用 GaN 校正器可解决由于 GaN PA 电荷捕获所带来的长期非线性记忆效应。

AFE77xxD 的低功率耗散和高密度通道集成特性能克服 4G 和 5G 基站的功率和尺寸限制。宽带和高动态范围反馈路径可以通过在各个拦截点进行智能数据采集来为发送器链中功率放大器的 DPD 提供支持。串行器/解串器 29.5Gbps 的速度有助于减少向器件传入和从器件传出数据时所需的通道数。

封装信息
器件型号封装(1)封装尺寸(2)
AFE77xxDABJ(FCBGA,400)17.00mm x 17.00mm
如需了解所有可用封装,请参阅数据表末尾的可订购米6体育平台手机版_好二三四附录。
封装尺寸(长 x 宽)为标称值,并包括引脚(如适用)。

AFE77xxD 的每个接收器链都具有一个 28dB 范围的数字阶跃衰减器 (DSA),后跟一个宽带无源 IQ 解调器和一个基带放大器,此基带放大器具有集成式可编程带宽抗混叠低通滤波器,用于驱动连续时间 Σ-Δ ADC。RX 链可接收高达 200MHz (AFE77x8D)/300MHz (AFE7769D) 的瞬时带宽 (IBW)。每个接收器通道都有两个模拟峰值功耗检测器和多个数字功耗检测器,可在接收器通道上辅助进行外部或内部自主 AGC,另外还具有一个射频过载检测器,可提供器件可靠性保护。集成式 QMC(正交不匹配补偿)算法能够持续监控和校正 RX 链 I 和 Q 不平衡不匹配的情况,无需注入任何专用信号或执行离线校准。

每个发送器链都具有两个 14 位、3.3Gsps IQ DAC,后跟一个可编程重建和 DAC 镜像抑制滤波器以及一个 IQ 调制器,用于驱动具有 39dB 范围增益控制功能的宽带射频放大器。TX 链集成了 QMC 和 LO 漏电消除算法,利用反馈路径来持续跟踪和更正 TX 链 IQ 不匹配和 LO 漏电的情况。

每条反馈路径均基于射频采样架构,并具有一个驱动 14 位 3.3Gsps 射频 ADC 的输入射频 DSA。直接采样架构提供了一个固有的宽带接收器链,并简化了 TX 链损失校准。反馈路径集成了两个独立的 NCO,可在两个观察到的射频输入频带之间进行快速切换。

合成器部分集成了四个分数 N 射频 PLL,可生成四个不同的射频 LO,使器件能够支持多达两个不同频带,每个频带配置为两个发送器、两个接收器和一个反馈路径 (AFE7768D/AFE7769D);或一个发送器、一个接收器和一个反馈路径 (AFE7728D)。

GUID-20230719-SS0I-ZD4J-0XSZ-KMPV7QMPZDDF-low.svgAFE7768D/AFE7769D 方框图
GUID-20230719-SS0I-7C4Z-861H-Z4GWN96MHXFP-low.svgAFE7728D 方框图