ZHCSPR9 December   2023 AFE782H1 , AFE882H1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性
    6. 5.6  时序要求
    7. 5.7  时序图
    8. 5.8  典型特性:VOUT DAC
    9. 5.9  典型特性:ADC
    10. 5.10 典型特性:参考文献
    11. 5.11 典型特性:HART 调制解调器
    12. 5.12 典型特性:电源
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1  数模转换器 (DAC) 概述
        1. 6.3.1.1 DAC 电阻串
        2. 6.3.1.2 DAC 缓冲器放大器
        3. 6.3.1.3 DAC 传递函数
        4. 6.3.1.4 DAC 增益和偏移校准
        5. 6.3.1.5 可编程压摆率
        6. 6.3.1.6 DAC 寄存器结构和清除状态
      2. 6.3.2  模数转换器 (ADC) 概述
        1. 6.3.2.1 ADC 操作
        2. 6.3.2.2 ADC 自定义通道序列发生器
        3. 6.3.2.3 ADC 同步
        4. 6.3.2.4 ADC 偏移校准
        5. 6.3.2.5 外部监控输入
        6. 6.3.2.6 温度传感器
        7. 6.3.2.7 自诊断多路复用器
        8. 6.3.2.8 ADC 旁路
      3. 6.3.3  可编程超限警报
        1. 6.3.3.1 基于警报的中断
        2. 6.3.3.2 警报操作配置寄存器
        3. 6.3.3.3 警报电压发生器
        4. 6.3.3.4 温度传感器警报功能
        5. 6.3.3.5 内部基准警报功能
        6. 6.3.3.6 ADC 警报功能
        7. 6.3.3.7 故障检测
      4. 6.3.4  IRQ
      5. 6.3.5  HART 接口
        1. 6.3.5.1  FIFO 缓冲器
          1. 6.3.5.1.1 FIFO 缓冲器访问
          2. 6.3.5.1.2 FIFO 缓冲器标志
        2. 6.3.5.2  HART 调制器
        3. 6.3.5.3  HART 解调器
        4. 6.3.5.4  HART 调制解调器模式
          1. 6.3.5.4.1 半双工模式
          2. 6.3.5.4.2 全双工模式
        5. 6.3.5.5  HART 调制和解调仲裁
          1. 6.3.5.5.1 HART 接收模式
          2. 6.3.5.5.2 HART 发送模式
        6. 6.3.5.6  HART 调制器时序和前导码要求
        7. 6.3.5.7  HART 解调器时序和前导码要求
        8. 6.3.5.8  HART 通信的 IRQ 配置
        9. 6.3.5.9  使用 SPI 进行 HART 通信
        10. 6.3.5.10 使用 UART 进行 HART 通信
        11. 6.3.5.11 存储器内置自检 (MBIST)
      6. 6.3.6  内部基准
      7. 6.3.7  集成精密振荡器
      8. 6.3.8  精密振荡器诊断
      9. 6.3.9  一次性可编程 (OTP) 存储器
      10. 6.3.10 GPIO
      11. 6.3.11 计时器
      12. 6.3.12 唯一芯片标识符 (ID)
      13. 6.3.13 暂存区寄存器
    4. 6.4 器件功能模式
      1. 6.4.1 DAC 断电模式
      2. 6.4.2 寄存器内置自检 (RBIST)
      3. 6.4.3 复位
    5. 6.5 编程
      1. 6.5.1 通信设置
        1. 6.5.1.1 SPI 模式
        2. 6.5.1.2 UART 模式
        3. 6.5.1.3 SPI + UART 模式
        4. 6.5.1.4 HART 功能设置选项
      2. 6.5.2 GPIO 编程
      3. 6.5.3 串行外设接口 (SPI)
        1. 6.5.3.1 SPI 帧定义
        2. 6.5.3.2 SPI 读取和写入
        3. 6.5.3.3 帧错误校验
        4. 6.5.3.4 同步
      4. 6.5.4 UART 接口
        1. 6.5.4.1 UART 中断模式 (UBM)
          1. 6.5.4.1.1 连接 FIFO 缓冲器和寄存器映射
      5. 6.5.5 状态位
      6. 6.5.6 看门狗计时器
  8. 寄存器映射
    1. 7.1 AFEx82H1 寄存器
  9. 应用和实施
    1. 8.1 应用信息
      1. 8.1.1 多通道配置
    2. 8.2 典型应用
      1. 8.2.1 4mA 至 20mA 电流变送器
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
          1. 8.2.1.2.1 电流环路控制
          2. 8.2.1.2.2 HART 连接
          3. 8.2.1.2.3 输入保护和整流
          4. 8.2.1.2.4 系统电流预算
        3. 8.2.1.3 应用曲线
    3. 8.3 初始化设置
    4. 8.4 电源相关建议
    5. 8.5 布局
      1. 8.5.1 布局指南
      2. 8.5.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

GPIO 编程

当不用于通信时,七个物理引脚可作为 AFEx82H1 中的 GPIO 进行互操作。这些引脚的状态在通信接口模式确定后设置(请参阅节 6.5.1,了解 AFEx82H1 支持的每种通信模式的上电条件和连接图选项)。将任何未使用的通信引脚配置为 GPIO,并通过电阻方式将引脚分别连接到 IOVDD 或 GND,如节 6.5.1中所述。

表 6-11 显示了 UBM、SPI 模式或 SPI + UART 模式下的引脚和引脚功能,并列出了为每个引脚启用 GPIO 功能的寄存器配置条件。除了这些寄存器配置外,要将可用引脚用作 GPIO,请设置相应的 GPIO_CFG.EN 位。

要将 GPIO 引脚配置为输入,必须满足以下条件:

  1. 该引脚的 GPIO_CFG.ODE 必须 = 1
  2. 该引脚的 GPIO.DATA 必须 = 1

初始化之后,引脚状态为高阻态。读取 GPIO.DATA 寄存器即可读取到引脚值。

如果不满足前面的条件,则该引脚为输出。在这种情况下,输出驱动类型由 GPIO_CFG.ODE 位决定是推挽式还是伪开漏式。GPIO 输出由 GPIO.DATA 位驱动。GPIO.DATA 的所有读取都会报告引脚的值,无论引脚是否配置为 GPIO。写入 GPIO.DATA 位的数据无法直接读取。如果一个引脚可用作 GPIO,则必须设置相应的 GPIO_CFG.EN 位来启用 GPIO 功能。

表 6-11 每种接口模式下的引脚配置
引脚 UBM SPI SPI + UART 用于启用 GPIO 的寄存器配置(1)
功能 方向 功能 方向 功能 方向
GPIO6/CS GPIO 输入/输出 CS 输入 CS 输入 (UBM.REG_MODE = 1)
GPIO5/SDI CLR/GPIO 输入/输出 SDI 输入 SDI 输入 (UBM.REG_MODE = 1) AND (CONFIG.CLR_PIN_EN = 0)
GPIO4/SDO IRQ/GPIO 输入/输出 SDO 输出 SDO 输出 (UBM.REG_MODE = 1) AND (CONFIG.IRQ_PIN_EN = 0)
GPIO3/UARTIN UARTIN 输入 GPIO 输入/输出 UARTIN 输入 (CONFIG.UART_DIS = 1)
GPIO2/UARTOUT UARTOUT 输出 IRQ/GPIO 输入/输出 UARTOUT 输出 (CONFIG.UART_DIS = 1) AND (CONFIG.IRQ_PIN_EN = 0)
GPIO1/CD CD 输出 CD/GPIO 输入/输出 CD 输出 (CONFIG.UART_DIS = 1)
GPIO0/CLK_OUT CLKO/GPIO 输入/输出 CLKO/GPIO 输入/输出 CLKO/GPIO 输入/输出 (CONFIG.CLKO = 0) AND ((UBM.REGMODE = 1) OR (CONFIG.UART_DIS = 1))
除相应的 GPIO_CFG.EN 位之外,也是引脚的要求。