ZHCSPR9 December 2023 AFE782H1 , AFE882H1
PRODUCTION DATA
HART 调制器有一个查询表 (LUT) 包含 128 个 8 位有符号值,这些值代表一个单相连续正弦周期。还实施了一个计数器,按照由输入数据的二进制值确定的时钟频率,以递增的方式将表值加载到 DAC 中。DAC 时钟频率由所发送的数据位的逻辑值决定。逻辑 1 表示以 32(默认值)步乘以 1200Hz 的内部时钟频率进行发送。逻辑 0 表示以 32(默认值)步乘以 2200Hz 的内部时钟频率进行发送。所有频率均源自 1.2288MHz。该过程会创建用于表示 HART 数据的标记 和空间 模拟输出信号。默认模式下,每个周期使用来自 LUT 的 32 个正弦代码来节省功耗。要生成每周期 128 步的正弦信号,请设置 MODEM_CFG.TxRES = 1。图 6-23 显示了 HART 调制器架构。