ZHCSSK3 july 2023 AFE7953
PRODUCTION DATA
TA = +25°C 时的典型值,使用标称电源。默认条件:TX 输入数据速率 = 491.52MSPS,fDAC = 11796.48MSPS(24 倍插值),交错模式,第一奈奎斯特区域输出,PLL 时钟模式,其中 fREF = 491.52MHz,AOUT = –1dBFS,DSA = 0dB,Sin(x)/x 启用,DSA 校准,TX 时钟抖动启用
包括 PCB 和电缆损耗,Aout = -0.5dBFS,DSA = 0,1.8 GHz 匹配 |
fDAC = 5898.24MSPS,交错模式,在 1.8 GHz 下匹配 | ||
差分增益误差 = POUT(DSA 设置 – 1)– POUT(DSA 设置)+ 1 |
fDAC = 5898.24MSPS,交错模式,在 1.8 GHz 下匹配 | ||
积分增益误差 = POUT(DSA 设置)- POUT(DSA 设置 = 0)+(DSA 设置) |
fDAC = 5898.24MSPS,交错模式,在 1.8 GHz 下匹配 | ||
差分增益误差 = POUT(DSA 设置 – 1)– POUT(DSA 设置)+ 1 |
fDAC = 5898.24MSPS,交错模式,在 1.8 GHz 下匹配 | ||
积分增益误差 = POUT(DSA 设置)- POUT(DSA 设置 = 0)+(DSA 设置) |
fDAC = 5898.24MSPS,交错模式,在 1.8 GHz 下匹配 | ||
差分相位误差 = PhaseOUT(DSA 设置–1)– PhaseOUT(DSA 设置) |
fDAC = 5898.24MSPS,交错模式,在 1.8 GHz 下匹配 | ||
积分相位误差 = Phase(DSA 设置)– Phase(DSA 设置 = 0) |
fDAC = 5898.24MSPS,交错模式,在 1.8 GHz 下匹配 | ||
差分相位误差 = PhaseOUT(DSA 设置–1)– PhaseOUT(DSA 设置) |
fDAC = 5898.24MSPS,交错模式,在 1.8GHz 条件下匹配,在 25°C 下,随着 DSA 设置的变化,通道中位数改变 | ||
积分相位误差 = Phase(DSA 设置)– Phase(DSA 设置 = 0) |
fDAC = 5898.24MSPS,交错模式,在 1.8 GHz 条件下匹配,POUT = –13dBFS |
fDAC = 11796.48MSPS,交错模式,fCENTER = 1.8 GHz,在 1.8 GHz 条件下匹配,单频幅度为 -13dBFS |
fDAC = 11796.48MSPS,交错模式,fCENTER = 1.8GHz,fSPACING = 20MHz,在 1.8GHz 条件下匹配 |
TM1.1,POUT_RMS = –13dBFS |
在 1.8GHz 条件下匹配,单载波 20MHz BW TM1.1 LTE |
在 1.8GHz 条件下匹配,单载波 20MHz BW TM1.1 LTE |
在 1.8GHz 条件下匹配,fDAC = 11.79648GSPS,交错模式,标准化为谐波频率下的输出功率 |
fDAC = 8847.36MSPS,直接模式,1.8GHz 匹配,包括 PCB 和电缆损耗。ILn = fS/n ± fOUT,并且是由于与数字时钟混合而导致此结果。 |
Aout = -0.5dBFS,匹配 1.8GHz |
fDAC = 5898.24MSPS,交错模式,在 1.8 GHz 下匹配 | ||
差分增益误差 = POUT(DSA 设置 – 1)– POUT(DSA 设置)+ 1 |
fDAC = 5898.24MSPS,交错模式,在 1.8 GHz 下匹配 | ||
积分增益误差 = POUT(DSA 设置)- POUT(DSA 设置 = 0)+(DSA 设置) |
fDAC = 5898.24MSPS,交错模式,在 1.8 GHz 下匹配 | ||
差分增益误差 = POUT(DSA 设置 – 1)– POUT(DSA 设置)+ 1 |
fDAC = 5898.24MSPS,交错模式,在 1.8 GHz 下匹配 | ||
积分增益误差 = POUT(DSA 设置)- POUT(DSA 设置 = 0)+(DSA 设置) |
fDAC = 8847.36MSPS,直接模式,在 2.6GHz 条件下匹配 | ||
差分相位误差 = PhaseOUT(DSA 设置–1)– PhaseOUT(DSA 设置) | ||
任何 DSA 设置下都可能出现相位 DNL 峰值。 |
fDAC = 5898.24MSPS,交错模式,在 1.8 GHz 下匹配 | ||
积分相位误差 = Phase(DSA 设置)– Phase(DSA 设置 = 0) |
fDAC = 5898.24MSPS,交错模式,在 1.8 GHz 条件下匹配,在 25°C 下,随着 DSA 设置的变化,通道中位数改变 | ||
差分相位误差 = PhaseOUT(DSA 设置–1)– PhaseOUT(DSA 设置) |
fDAC = 5898.24MSPS,交错模式,在 1.8 GHz 条件下匹配,在 25°C 下,随着 DSA 设置的变化,通道中位数改变 | ||
积分相位误差 = Phase(DSA 设置)– Phase(DSA 设置 = 0) |
fDAC = 11796.48MSPS,交错模式,fCENTER = 1.8 GHz,在 1.8 GHz 条件下匹配,单频幅度为 -13dBFS |
fDAC = 11796.48MSPS,交错模式,fCENTER = 1.8GHz,在 1.8GHz 条件下匹配,单频幅度为 -13dBFS,最差通道 |
在 2.6GHz 条件下匹配,单频,fDAC = 11.79648GSPS,交错模式,40MHz 偏移 |
在 1.8GHz 条件下匹配,单载波 20MHz BW TM1.1 LTE |
在 1.8GHz 条件下匹配,单载波 20MHz BW TM1.1 LTE |
在 1.8GHz 条件下匹配,fDAC = 11.79648GSPS,交错模式,标准化为谐波频率下的输出功率 |
fDAC = 8847.36MSPS,直接模式,1.8GHz 匹配,包括 PCB 和电缆损耗。ILn = fS/n ± fOUT,并且是由于与数字时钟混合而导致此结果。 |
fDAC = 8847.36MSPS,直接模式,1.8GHz 匹配,包括 PCB 和电缆损耗。ILn = fS/n ± fOUT,并且是由于与数字时钟混合而导致此结果。 |