ZHCSSL7 july 2023 AFE7955
PRODUCTION DATA
TA = +25°C 时的典型值,使用标称电源。默认条件:TX 输入数据速率 = 491.52MSPS,fDAC = 11796.48MSPS(24 倍插值),交错模式,第一奈奎斯特区域输出,PLL 时钟模式,其中 fREF = 491.52MHz,AOUT = -1dBFS,DSA = 0dB,Sin(x)/x 已启用,DSA 已校准
Aout = -0.5dBFS,3.5GHz 匹配,包括 PCB 和电缆损耗 | ||
3.5GHz 匹配,包括 PCB 和电缆损耗 | ||
差分增益误差 = POUT(DSA 设置 - 1)- POUT(DSA 设置)+ 1 |
3.5GHz 匹配,包括 PCB 和电缆损耗 | ||
积分增益误差 = POUT(DSA 设置)- POUT(DSA 设置 = 0)+(DSA 设置) |
3.5GHz 匹配,包括 PCB 和电缆损耗 | ||
3.5GHz 匹配,包括 PCB 和电缆损耗 |
3.5GHz 匹配,1TX |
3.5GHz 匹配,1TX |
3.5GHz 匹配,1TX | ||
差分相位误差 = PhaseOUT(DSA 设置-1)- PhaseOUT(DSA 设置) |
3.5GHz 匹配,1TX | ||
积分相位误差 = Phase(DSA 设置)- Phase(DSA 设置 = 0) |
fDAC = 11796.48MSPS,交错模式,在 3.5 GHz 条件下匹配,Aout = -13dBFS。 | ||
20MHz 频率间隔,3.5GHz 匹配 | ||
3.5GHz 匹配,单载波 20MHz BW TM1.1 LTE |
3.5GHz 匹配,单载波 20MHz BW TM1.1 LTE |
在 3.5GHz 条件下匹配,fDAC = 11.79648GSPS,交错模式,标准化为谐波频率下的输出功率 |
在 3.5GHz 下匹配,fDAC = 11.79648GSPS,交错模式。 | ||
在 3.5GHz 下匹配,fDAC = 11.79648GSPS,交错模式。 |
Aout = -0.5dBFS,3.5GHz 匹配,包括 PCB 和电缆损耗 | ||
3.5GHz 匹配,包括 PCB 和电缆损耗 | ||
差分增益误差 = POUT(DSA 设置 - 1)- POUT(DSA 设置)+ 1 |
3.5GHz 匹配,包括 PCB 和电缆损耗 | ||
积分增益误差 = POUT(DSA 设置)- POUT(DSA 设置 = 0)+(DSA 设置) |
3.5GHz 匹配,包括 PCB 和电缆损耗 | ||
任何 DSA 设置下都可能出现相位 DNL 峰值。 |
3.5GHz 匹配,包括 PCB 和电缆损耗 |
3.5GHz 匹配,1TX,在 25°C 下校准 |
3.5GHz 匹配,1TX,在 25°C 下校准 | ||
3.5GHz 匹配,1TX,在 25°C 下校准 | ||
差分相位误差 = PhaseOUT(DSA 设置-1)- PhaseOUT(DSA 设置) |
3.5GHz 匹配,1TX,在 25°C 下校准 | ||
积分相位误差 = Phase(DSA 设置)- Phase(DSA 设置 = 0) |
20MHz 频率间隔,3.5GHz 匹配,单音幅度为 -13dBFS,包括 PCB 和电缆损耗 | ||
3.5GHz 匹配,单载波 20MHz BW TM1.1 LTE |
3.5GHz 匹配,单载波 20MHz BW TM1.1 LTE |
3.5GHz 匹配,单载波 20MHz BW TM1.1 LTE |
在 3.5GHz 条件下匹配,fDAC = 11.79648GSPS,交错模式,标准化为谐波频率下的输出功率。低谷是由于 HD3 下降至接近直流。 |
在 3.5GHz 下匹配,fDAC = 11.79648GSPS,交错模式。 |