ZHCSSL7 july 2023 AFE7955
PRODUCTION DATA
参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | |
---|---|---|---|---|---|---|
CML 串行器/解串器输入 [8:1]SRX+/- | ||||||
VSRDIFF | 串行器/解串器接收器输入振幅 | 差分 | 100 | 1200 | mVpp | |
VSRCOM | 串行器/解串器输入共模 | 0.4 | 0.5 | 0.6 | V | |
ZSRdiff | 串行器/解串器内部差分终端(1) | 100 | Ω | |||
FSerDes | 串行器/解串器比特率 | 全速率模式 | 19 | 29.5 | Gbps | |
半速率模式 | 9.5 | 16.25 | Gbps | |||
四分之一速率模式 | 4.75 | 8.125 | Gbps | |||
插入损耗容差(2) | 串行器/解串器电源 = 1.8V | 25 | dB | |||
TJ | 总抖动容差 | 0.42 | UI | |||
CML 串行器/解串器输出 [8:1]STX+/- | ||||||
VSTDIFF | 串行器/解串器发送器输出振幅 | 差分 | 500 | 1000 | mVpp | |
VSTCOM | 串行器/解串器输出共模 | 0.4 | 0.45 | 0.55 | V | |
ZSTdiff | 串行器/解串器输出阻抗 | 100 | Ω | |||
TRF | 输出上升和下降时间 | 20-80% | 8 | ps | ||
TEQS | 均衡范围 | 7 | dB | |||
TTJ | 输出总抖动 | 0.21 | UI | |||
CMOS I/O:GPIO{B/C/D/E}x、SPICLK、SPISDIO、SPISDO、SPISEN、RESETZ、BISTB0、BISTB1 | ||||||
VIH | 高电平输入电压 | 0.6×VDD1P8GPIO | V | |||
VIL | 低电平输入电压 | 0.4×VDD1P8GPIO | V | |||
IIH | 高电平输入电流 | -250 | 250 | µA | ||
IIL | 低电平输入电流 | -250 | 250 | µA | ||
CL | CMOS 输入电容 | 2 | pF | |||
VOH | 高电平输出电压 | VDD1P8GPIO-0.2 | V | |||
VOL | 低电平输出电压 | 0.2 | V | |||
差分输入:SYSREF+/- 模式 A | ||||||
时钟模式 | 仅 PLL 时钟模式 | |||||
FSYSREFMAX | SYSREF 输入频率最大值 | 40 | MHz | |||
VSWINGSRMAX | SYSREF 输入摆幅最大值 | 1.8 | Vppdiff(3) | |||
VSWINGSRMIN | SYSREF 输入摆幅最小值 | fREF < 500MHz | 0.3 | Vppdiff(3) | ||
VSWINGSRMIN | SYSREF 输入摆幅最小值 | fREF > 500MHz | 0.6 | Vppdiff(3) | ||
VCOMSRMAX | SYSREF 输入共模电压最大值 | 0.8 | V | |||
VCOMSRMIN | SYSREF 输入共模电压最小值 | 0.6 | V | |||
ZT | 输入端接 | 差分 | 100 (1) | Ω | ||
CL | 输入电容 | 每个引脚端接至 GND | 0.5 | pF | ||
LVDS 输入:0SYNCIN+/- 和 1SYNCIN+/- | ||||||
VICOM | 输入共模电压 | 1.2 | V | |||
VID | 差分输入电压摆幅 | 450 | Vppdiff(3) | |||
ZT | 输入端接 | 差分 | 100 | Ω | ||
LVDS 输出:0SYNCOUT+/- 和 1SYNCOUT+/- | ||||||
VOCOM | 输出共模电压 | 1.2 | V | |||
VOD | 差分输出电压摆幅 | 500 | Vppdiff(3) | |||
ZT | 内部端接 | 100 | Ω |