ZHCSPR9 December 2023 AFE782H1 , AFE882H1
PRODUCTION DATA
HART 解调器会将应用于 HART 输入引脚(RX_IN 和 RX_INF)的 HART FSK 输入信号转换为进入接收 FIFO (FIFO_H2U) 队列的二进制数据。然后,主机控制器可使用 SPI 使来自 FIFO_H2U 的数据进入队列,或在 UARTOUT 上输出。图 6-23 显示了 HART 解调器架构。AFEx82H1 支持两种不同的输入带通滤波器模式:内部和外部。
在内部滤波器模式下,HART 输入信号通过高通滤波电容器连接到 RX_IN 引脚。在该模式下,低通滤波电容器连接到 RX_INF 引脚。
在外部滤波器模式下,通过外部元件实现带通滤波器来提高灵活性,并会将生成的带通滤波信号连接至 RX_INF 引脚。在该模式下,应将 RX_IN 引脚悬空。
应根据外部带通滤波器实现和 HART 输入信号连接,使用 MODEM_CFG.RX_EXFILT_EN 位在这两种模式之间进行选择。
输入带通滤波器(完全外部或部分内部:使用外部电容器和内部电阻器)后跟内部二阶高通滤波器和内部二阶低通滤波器。要启用二阶低通滤波器,请使用 MODEM_CFG.RX_HORD_EN 位。
当检测到“载波高于阈值”电平时,HART 解调器会将一个载波检测 (CD) 信号置为有效。为了防止错误的载波检测信号,载波检测特性实现了迟滞功能。无干扰 CD 信号从内部提供给仲裁器,并从外部提供给 CD 引脚上的系统控制器。