ZHCSPR9 December 2023 AFE782H1 , AFE882H1
PRODUCTION DATA
参数 | 最小值 | 标称值 | 最大值 | 单位 | |
---|---|---|---|---|---|
串行接口 - 写入和读取操作 | |||||
fSCL | 串行时钟频率 | 12.5 | MHz | ||
tSCLKHIGH | SCLK 高电平时间 | 36 | ns | ||
tSCLLOW | SCLK 低电平时间 | 36 | ns | ||
tCSHIGH | CS 高电平时间 | 80 | ns | ||
tCSS | CS 到 SCLK 下降沿建立时间 | 30 | ns | ||
tCSH | SCLK 下降沿到 CS 上升沿 | 30 | ns | ||
tCSRI | CS 下降沿至 SCLK 下降沿忽略 | 30 | ns | ||
tCSFI | SCLK 下降沿忽略至 CS 下降沿 | 5 | ns | ||
tSDIS | SDI 建立时间 | 5 | ns | ||
tSDIH | SDI 保持时间 | 5 | ns | ||
tSDOZD | CS 下降沿至 SDO 三态条件至被驱动 | 40 | ns | ||
tSDODZ | CS 上升沿至 SDO 被驱动至三态条件 | 40 | ns | ||
tSDODLY | SCLK 至 SDO 输出延迟 | 40 | ns | ||
UART | |||||
tBAUDUART | 波特率 = 9600 ±1% | 104 | µs | ||
tBAUDUART | 波特率 = 1200 ±1% | 833 | µs | ||
HART | |||||
tBAUDHART | 波特率 = 1200 ± 1% | 833 | µs | ||
数字逻辑 | |||||
tDACWAIT | 顺序 DAC 更新等待时间 | 2.1 | µs | ||
tPOR | POR 复位延迟 | 100 | µs | ||
tRESET | RESET 脉冲持续时间 | 100 | ns | ||
tRESETWAIT | RESET 脉冲后的等待时间 | 10 | µs | ||
tPULSE_GPIO | GPIO 输入脉冲持续时间 | 10 | ns |