ZHCSNU9G April   2021  – May 2024 AM2431 , AM2432 , AM2434

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
    1. 3.1 功能方框图
  5. 器件比较
    1. 4.1 相关米6体育平台手机版_好二三四
  6. 终端配置和功能
    1. 5.1 引脚图
      1. 5.1.1 AM243x ALV 引脚图
      2. 5.1.2 AM243x ALX 引脚图
    2. 5.2 引脚属性
      1.      13
      2.      14
      3. 5.2.1 AM243x 封装比较表(ALV 与 ALX)
    3. 5.3 信号说明
      1.      17
      2. 5.3.1  AM243x_ALX 封装 - 不支持的接口和信号
      3. 5.3.2  ADC
        1.       主域实例
          1.        21
      4. 5.3.3  CPSW
        1.       主域实例
          1.        24
          2.        25
          3.        26
          4.        27
          5. 5.3.3.1.1 CPSW3G IOSET
      5. 5.3.4  CPTS
        1.       主域实例
          1.        31
          2.        32
      6. 5.3.5  DDRSS
        1.       主域实例
          1.        35
      7. 5.3.6  ECAP
        1.       主域实例
          1.        38
          2.        39
          3.        40
      8. 5.3.7  仿真和调试
        1.       主域实例
          1.        43
        2.       MCU 域实例
          1.        45
      9. 5.3.8  EPWM
        1.       主域实例
          1.        48
          2.        49
          3.        50
          4.        51
          5.        52
          6.        53
          7.        54
          8.        55
          9.        56
          10.        57
      10. 5.3.9  EQEP
        1.       主域实例
          1.        60
          2.        61
          3.        62
      11. 5.3.10 FSI
        1.       主域实例
          1.        65
          2.        66
          3.        67
          4.        68
          5.        69
          6.        70
          7.        71
          8.        72
      12. 5.3.11 GPIO
        1.       主域实例
          1.        75
          2.        76
        2.       MCU 域实例
          1.        78
      13. 5.3.12 GPMC
        1.       主域实例
          1.        81
          2. 5.3.12.1.1 GPMC0 IOSET (ALV)
      14. 5.3.13 I2C
        1.       主域实例
          1.        85
          2.        86
          3.        87
          4.        88
        2.       MCU 域实例
          1.        90
          2.        91
      15. 5.3.14 MCAN
        1.       主域实例
          1.        94
          2.        95
      16. 5.3.15 SPI (MCSPI)
        1.       主域实例
          1.        98
          2.        99
          3.        100
          4.        101
          5.        102
        2.       MCU 域实例
          1.        104
          2.        105
      17. 5.3.16 MMC
        1.       主域实例
          1.        108
          2.        109
      18. 5.3.17 OSPI
        1.       主域实例
          1.        112
      19. 5.3.18 电源
        1.       114
      20. 5.3.19 PRU_ICSSG
        1.       主域实例
          1.        117
          2.        118
      21. 5.3.20 保留
        1.       120
      22. 5.3.21 SERDES
        1.       主域实例
          1.        123
      23. 5.3.22 系统和其他
        1. 5.3.22.1 启动模式配置
          1.        主域实例
            1.         127
        2. 5.3.22.2 计时
          1.        MCU 域实例
            1.         130
        3. 5.3.22.3 系统
          1.        主域实例
            1.         133
          2.        MCU 域实例
            1.         135
        4. 5.3.22.4 VMON
          1.        137
      24. 5.3.23 计时器
        1.       主域实例
          1.        140
        2.       MCU 域实例
          1.        142
      25. 5.3.24 UART
        1.       主域实例
          1.        145
          2.        146
          3.        147
          4.        148
          5.        149
          6.        150
          7.        151
        2.       MCU 域实例
          1.        153
          2.        154
      26. 5.3.25 USB
        1.       主域实例
          1.        157
    4. 5.4 引脚连接要求
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  上电小时数 (POH)
    4. 6.4  建议运行条件
    5. 6.5  运行性能点
    6. 6.6  功耗摘要
    7. 6.7  电气特性
      1. 6.7.1  I2C 开漏和失效防护 (I2C OD FS) 电气特性
      2. 6.7.2  失效防护复位(FS 复位)电气特性
      3. 6.7.3  高频振荡器 (HFOSC) 电气特性
      4. 6.7.4  eMMCPHY 电气特性
      5. 6.7.5  SDIO 电气特性
      6. 6.7.6  LVCMOS 电气特性
      7. 6.7.7  ADC12B 电气特性(ALV 封装)
      8. 6.7.8  ADC10B 电气特性(ALX 封装)
      9. 6.7.9  USB2PHY 电气特性
      10. 6.7.10 串行器/解串器 PHY 电气特性
      11. 6.7.11 DDR 电气特性
    8. 6.8  一次性可编程 (OTP) 电子保险丝的 VPP 规格
      1. 6.8.1 建议的 OTP 电子保险丝编程操作条件
      2. 6.8.2 硬件要求
      3. 6.8.3 编程序列
      4. 6.8.4 对硬件保修的影响
    9. 6.9  热阻特性
      1. 6.9.1 热阻特性
    10. 6.10 时序和开关特性
      1. 6.10.1 时序参数和信息
      2. 6.10.2 电源要求
        1. 6.10.2.1 电源压摆率要求
        2. 6.10.2.2 电源时序
          1. 6.10.2.2.1 上电时序
          2. 6.10.2.2.2 下电时序
      3. 6.10.3 系统时序
        1. 6.10.3.1 复位时序
        2. 6.10.3.2 安全信号时序
        3. 6.10.3.3 时钟时序
      4. 6.10.4 时钟规格
        1. 6.10.4.1 输入时钟/振荡器
          1. 6.10.4.1.1 MCU_OSC0 内部振荡器时钟源
            1. 6.10.4.1.1.1 负载电容
            2. 6.10.4.1.1.2 并联电容
          2. 6.10.4.1.2 MCU_OSC0 LVCMOS 数字时钟源
        2. 6.10.4.2 输出时钟
        3. 6.10.4.3 PLL
        4. 6.10.4.4 时钟和控制信号转换的建议系统预防措施
      5. 6.10.5 外设
        1. 6.10.5.1  CPSW3G
          1. 6.10.5.1.1 CPSW3G MDIO 时序
          2. 6.10.5.1.2 CPSW3G RMII 时序
          3. 6.10.5.1.3 CPSW3G RGMII 时序
          4. 6.10.5.1.4 CPSW3G IOSET
        2. 6.10.5.2  DDRSS
        3. 6.10.5.3  ECAP
        4. 6.10.5.4  EPWM
        5. 6.10.5.5  EQEP
        6. 6.10.5.6  FSI
        7. 6.10.5.7  GPIO
        8. 6.10.5.8  GPMC
          1. 6.10.5.8.1 GPMC 和 NOR 闪存 - 同步模式
          2. 6.10.5.8.2 GPMC 和 NOR 闪存 - 异步模式
          3. 6.10.5.8.3 GPMC 和 NAND 闪存 - 异步模式
          4. 6.10.5.8.4 GPMC0 IOSET (ALV)
        9. 6.10.5.9  I2C
        10. 6.10.5.10 MCAN
        11. 6.10.5.11 MCSPI
          1. 6.10.5.11.1 MCSPI - 控制器模式
          2. 6.10.5.11.2 MCSPI - 外设模式
        12. 6.10.5.12 MMCSD
          1. 6.10.5.12.1 MMC0 - eMMC 接口
            1. 6.10.5.12.1.1 旧 SDR 模式
            2. 6.10.5.12.1.2 高速 SDR 模式
            3. 6.10.5.12.1.3 高速 DDR 模式
            4. 6.10.5.12.1.4 HS200 模式
          2. 6.10.5.12.2 MMC1 - SD/SDIO 接口
            1. 6.10.5.12.2.1 默认速度模式
            2. 6.10.5.12.2.2 高速模式
            3. 6.10.5.12.2.3 UHS–I SDR12 模式
            4. 6.10.5.12.2.4 UHS–I SDR25 模式
            5. 6.10.5.12.2.5 UHS–I SDR50 模式
            6. 6.10.5.12.2.6 UHS–I DDR50 模式
            7. 6.10.5.12.2.7 UHS–I SDR104 模式
        13. 6.10.5.13 CPTS
        14. 6.10.5.14 OSPI
          1. 6.10.5.14.1 OSPI0 PHY 模式
            1. 6.10.5.14.1.1 具有 PHY 数据训练的 OSPI0
            2. 6.10.5.14.1.2 无数据训练的 OSPI0
              1. 6.10.5.14.1.2.1 OSPI0 PHY SDR 时序
              2. 6.10.5.14.1.2.2 OSPI0 PHY DDR 时序
          2. 6.10.5.14.2 OSPI0 Tap 模式
            1. 6.10.5.14.2.1 OSPI0 Tap SDR 时序
            2. 6.10.5.14.2.2 OSPI0 Tap DDR 时序
        15. 6.10.5.15 PCIe
        16. 6.10.5.16 PRU_ICSSG
          1. 6.10.5.16.1 PRU_ICSSG 可编程实时单元 (PRU)
            1. 6.10.5.16.1.1 PRU_ICSSG PRU 直接 输出模式时序
            2. 6.10.5.16.1.2 PRU_ICSSG PRU 并行捕获模式时序
            3. 6.10.5.16.1.3 PRU_ICSSG PRU 移位模式时序
            4. 6.10.5.16.1.4 PRU_ICSSG PRU Σ-Δ 和外设接口
              1. 6.10.5.16.1.4.1 PRU_ICSSG PRU Σ-Δ 和外设接口时序
          2. 6.10.5.16.2 PRU_ICSSG 脉宽调制 (PWM)
            1. 6.10.5.16.2.1 PRU_ICSSG PWM 时序
          3. 6.10.5.16.3 PRU_ICSSG 工业以太网外设 (IEP)
            1. 6.10.5.16.3.1 PRU_ICSSG IEP 时序
          4. 6.10.5.16.4 PRU_ICSSG 通用异步接收器/发送器 (UART)
            1. 6.10.5.16.4.1 PRU_ICSSG UART 时序
          5. 6.10.5.16.5 PRU_ICSSG 增强型捕获外设 (ECAP)
            1. 6.10.5.16.5.1 PRU_ICSSG ECAP 时序
          6. 6.10.5.16.6 PRU_ICSSG RGMII、MII_RT 和开关
            1. 6.10.5.16.6.1 PRU_ICSSG MDIO 时序
            2. 6.10.5.16.6.2 PRU_ICSSG MII 时序
            3. 6.10.5.16.6.3 PRU_ICSSG RGMII 时序
        17. 6.10.5.17 计时器
        18. 6.10.5.18 UART
        19. 6.10.5.19 USB
      6. 6.10.6 仿真和调试
        1. 6.10.6.1 布线
        2. 6.10.6.2 JTAG
  8. 详细说明
    1. 7.1 概述
    2. 7.2 处理器子系统
      1. 7.2.1 Arm Cortex-R5F 子系统 (R5FSS)
      2. 7.2.2 Arm Cortex-M4F (M4FSS)
    3. 7.3 加速器和协处理器
      1. 7.3.1 可编程实时单元子系统和工业通信子系统 (PRU_ICSSG)
    4. 7.4 其他子系统
      1. 7.4.1 PDMA 控制器
      2. 7.4.2 外设
        1. 7.4.2.1  ADC
        2. 7.4.2.2  DCC
        3. 7.4.2.3  双倍数据速率 (DDR) 外部存储器接口 (DDRSS)
        4. 7.4.2.4  ECAP
        5. 7.4.2.5  EPWM
        6. 7.4.2.6  ELM
        7. 7.4.2.7  ESM
        8. 7.4.2.8  GPIO
        9. 7.4.2.9  EQEP
        10. 7.4.2.10 通用存储器控制器 (GPMC)
        11. 7.4.2.11 I2C
        12. 7.4.2.12 MCAN
        13. 7.4.2.13 MCRC 控制器
        14. 7.4.2.14 MCSPI
        15. 7.4.2.15 MMCSD
        16. 7.4.2.16 OSPI
        17. 7.4.2.17 外设组件快速互连 (PCIe)
        18. 7.4.2.18 串行器/解串器 (SerDes) PHY
        19. 7.4.2.19 实时中断 (RTI/WWDT)
        20. 7.4.2.20 双模计时器 (DMTIMER)
        21. 7.4.2.21 UART
        22. 7.4.2.22 通用串行总线子系统 (USBSS)
  9. 应用、实施和布局
    1. 8.1 器件连接和布局基本准则
      1. 8.1.1 电源
        1. 8.1.1.1 电源设计
        2. 8.1.1.2 配电网络实施指南
      2. 8.1.2 外部振荡器
      3. 8.1.3 JTAG、仿真和跟踪
      4. 8.1.4 未使用的引脚
    2. 8.2 外设和接口的相关设计信息
      1. 8.2.1 通用布线指南
      2. 8.2.2 DDR 电路板设计和布局布线指南
      3. 8.2.3 OSPI/QSPI/SPI 电路板设计和布局指南
        1. 8.2.3.1 无环回、内部 PHY 环回和内部焊盘环回
        2. 8.2.3.2 外部电路板环回
        3. 8.2.3.3 DQS(仅适用于八路 SPI 器件)
      4. 8.2.4 USB VBUS 设计指南
      5. 8.2.5 系统电源监测设计指南
      6. 8.2.6 高速差分信号布线指南
      7. 8.2.7 散热解决方案指导
    3. 8.3 时钟布线指南
      1. 8.3.1 振荡器路由
      2. 8.3.2 振荡器接地连接
  10. 器件和文档支持
    1. 9.1 器件命名规则
      1. 9.1.1 标准封装编号法
      2. 9.1.2 器件命名约定
    2. 9.2 工具与软件
    3. 9.3 文档支持
      1. 9.3.1 注意事项和警告信息
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息
    1. 11.1 封装信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • ALV|441
  • ALX|293
散热焊盘机械数据 (封装 | 引脚)
订购信息
表 5-44 GPMC0 信号说明
信号名称 [1] ((3))信号类型 [2]说明 [3]ALV 引脚 [4]ALX 引脚 [4]
GPMC0_ADVn_ALEOGPMC 地址有效(低电平有效)或地址锁存使能P16
GPMC0_CLK (1)OGPMC 时钟R17
GPMC0_DIROGPMC 数据总线信号方向控制N17
GPMC0_FCLK_MUX (2)O通过多路复用器逻辑选择的 GPMC 功能时钟输出R17
GPMC0_OEn_REnOGPMC 输出使能(低电平有效)或读取使能(低电平有效)R18
GPMC0_WEnOGPMC 写入使能(低电平有效)T21
GPMC0_WPnOGPMC 闪存写保护(低电平有效)N16
GPMC0_A0OZGPMC 地址 0 输出。仅用于有效寻址 8 位数据非多路复用存储器U2U7G1T2
GPMC0_A1OZA/D 非多路复用模式下为 GPMC 地址 1 输出,A/D 多路复用模式下为地址 17AA2V7K2Y4
GPMC0_A2OZA/D 非多路复用模式下为 GPMC 地址 2 输出,A/D 多路复用模式下为地址 18T2W7H5U3
GPMC0_A3OZA/D 非多路复用模式下为 GPMC 地址 3 输出,A/D 多路复用模式下为地址 19V4W11AA10N2
GPMC0_A4OZA/D 非多路复用模式下为 GPMC 地址 4 输出,A/D 多路复用模式下为地址 20U4V11N3Y10
GPMC0_A5OZA/D 非多路复用模式下为 GPMC 地址 5 输出,A/D 多路复用模式下为地址 21AA12V1K4Y11
GPMC0_A6OZA/D 非多路复用模式下为 GPMC 地址 6 输出,A/D 多路复用模式下为地址 22W1Y12G2V12
GPMC0_A7OZA/D 非多路复用模式下为 GPMC 地址 7 输出,A/D 多路复用模式下为地址 23W12Y4P2Y12
GPMC0_A8OZA/D 非多路复用模式下为 GPMC 地址 8 输出,A/D 多路复用模式下为地址 24AA13T6AA11T4
GPMC0_A9OZA/D 非多路复用模式下为 GPMC 地址 9 输出,A/D 多路复用模式下为地址 25U11U6R5V10
GPMC0_A10OZA/D 非多路复用模式下为 GPMC 地址 10 输出,A/D 多路复用模式下为地址 26U5V15M4Y14
GPMC0_A11OZA/D 非多路复用模式下为 GPMC 地址 11 输出,A/D 多路复用模式下未使用AA4U12T3W11
GPMC0_A12OZA/D 非多路复用模式下为 GPMC 地址 12 输出,A/D 多路复用模式下未使用P2V14E4Y16
GPMC0_A13OZA/D 非多路复用模式下为 GPMC 地址 13 输出,A/D 多路复用模式下未使用P3W14D2U13
GPMC0_A14OZA/D 非多路复用模式下为 GPMC 地址 14 输出,A/D 多路复用模式下未使用AA10AA3K1Y6
GPMC0_A15OZA/D 非多路复用模式下为 GPMC 地址 15 输出,A/D 多路复用模式下未使用R6V10AA8N1
GPMC0_A16OZA/D 非多路复用模式下为 GPMC 地址 16 输出,A/D 多路复用模式下未使用T5U10N4Y9
GPMC0_A17OZA/D 非多路复用模式下为 GPMC 地址 17 输出,A/D 多路复用模式下未使用AA11U1E1W9
GPMC0_A18OZA/D 非多路复用模式下为 GPMC 地址 18 输出,A/D 多路复用模式下未使用T4Y11L2V9
GPMC0_A19OZA/D 非多路复用模式下为 GPMC 地址 19 输出,A/D 多路复用模式下未使用R5Y10F5Y8
GPMC0_A20OZA/D 非多路复用模式下为 GPMC 地址 20 输出,A/D 多路复用模式下未使用R21
GPMC0_A21OZA/D 非多路复用模式下为 GPMC 地址 21 输出,A/D 多路复用模式下未使用Y18
GPMC0_A22OZA/D 非多路复用模式下为 GPMC 地址 22 输出,A/D 多路复用模式下未使用N16
GPMC0_AD0IOA/D 非多路复用模式下为 GPMC 数据 0 输入/输出,A/D 多路复用模式下为附加的地址 1 输出T20R21
GPMC0_AD1IOA/D 非多路复用模式下为 GPMC 数据 1 输入/输出,A/D 多路复用模式下为附加的地址 2 输出U21R20
GPMC0_AD2IOA/D 非多路复用模式下为 GPMC 数据 2 输入/输出,A/D 多路复用模式下为附加的地址 3 输出T18T19
GPMC0_AD3IOA/D 非多路复用模式下为 GPMC 数据 3 输入/输出,A/D 多路复用模式下为附加的地址 4 输出U20V21
GPMC0_AD4IOA/D 非多路复用模式下为 GPMC 数据 4 输入/输出,A/D 多路复用模式下为附加的地址 5 输出U18U21
GPMC0_AD5IOA/D 非多路复用模式下为 GPMC 数据 5 输入/输出,A/D 多路复用模式下为附加的地址 6 输出U19T20
GPMC0_AD6IOA/D 非多路复用模式下为 GPMC 数据 6 输入/输出,A/D 多路复用模式下为附加的地址 7 输出V20T18
GPMC0_AD7IOA/D 非多路复用模式下为 GPMC 数据 7 输入/输出,A/D 多路复用模式下为附加的地址 8 输出V21U19
GPMC0_AD8IOA/D 非多路复用模式下为 GPMC 数据 8 输入/输出,A/D 多路复用模式下为附加的地址 9 输出V19U18
GPMC0_AD9IOA/D 非多路复用模式下为 GPMC 数据 9 输入/输出,A/D 多路复用模式下为附加的地址 10 输出T17U20
GPMC0_AD10IOA/D 非多路复用模式下为 GPMC 数据 10 输入/输出,A/D 多路复用模式下为附加的地址 11 输出R16V20
GPMC0_AD11IOA/D 非多路复用模式下为 GPMC 数据 11 输入/输出,A/D 多路复用模式下为附加的地址 12 输出W20W20
GPMC0_AD12IOA/D 非多路复用模式下为 GPMC 数据 12 输入/输出,A/D 多路复用模式下为附加的地址 13 输出W21Y20
GPMC0_AD13IOA/D 非多路复用模式下为 GPMC 数据 13 输入/输出,A/D 多路复用模式下为附加的地址 14 输出V18Y19
GPMC0_AD14IOA/D 非多路复用模式下为 GPMC 数据 14 输入/输出,A/D 多路复用模式下为附加的地址 15 输出Y21Y18
GPMC0_AD15IOA/D 非多路复用模式下为 GPMC 数据 15 输入/输出,A/D 多路复用模式下为附加的地址 16 输出Y20AA19
GPMC0_AD16IOA/D 非多路复用模式下为 GPMC 数据 16 输入/输出,A/D 多路复用模式下为附加的地址 17 输出Y7V4
GPMC0_AD17IOA/D 非多路复用模式下为 GPMC 数据 17 输入/输出,A/D 多路复用模式下为附加的地址 18 输出U8W5
GPMC0_AD18IOA/D 非多路复用模式下为 GPMC 数据 18 输入/输出,A/D 多路复用模式下为附加的地址 19 输出W8AA4
GPMC0_AD19IOA/D 非多路复用模式下为 GPMC 数据 19 输入/输出,A/D 多路复用模式下为附加的地址 20 输出V8Y5
GPMC0_AD20IOA/D 非多路复用模式下为 GPMC 数据 20 输入/输出,A/D 多路复用模式下为附加的地址 21 输出Y8AA5
GPMC0_AD21IOA/D 非多路复用模式下为 GPMC 数据 21 输入/输出,A/D 多路复用模式下为附加的地址 22 输出V13U14
GPMC0_AD22IOA/D 非多路复用模式下为 GPMC 数据 22 输入/输出,A/D 多路复用模式下为附加的地址 23 输出AA7Y2
GPMC0_AD23IOA/D 非多路复用模式下为 GPMC 数据 23 输入/输出,A/D 多路复用模式下为附加的地址 24 输出U13V13
GPMC0_AD24IOA/D 非多路复用模式下为 GPMC 数据 24 输入/输出,A/D 多路复用模式下为附加的地址 25 输出W13Y13
GPMC0_AD25IOA/D 非多路复用模式下为 GPMC 数据 25 输入/输出,A/D 多路复用模式下为附加的地址 26 输出U15W16
GPMC0_AD26IOA/D 非多路复用模式下为 GPMC 数据 26 输入/输出,A/D 多路复用模式下为附加的地址 27 输出U14W13
GPMC0_AD27IOA/D 非多路复用模式下为 GPMC 数据 27 输入/输出,A/D 多路复用模式下为附加的地址 28 输出AA8V5
GPMC0_AD28IOA/D 非多路复用模式下为 GPMC 数据 28 输入/输出,A/D 多路复用模式下为附加的地址 29 输出U9W2
GPMC0_AD29IOA/D 非多路复用模式下为 GPMC 数据 29 输入/输出,A/D 多路复用模式下为附加的地址 30 输出W9V6
GPMC0_AD30IOA/D 非多路复用模式下为 GPMC 数据 30 输入/输出,A/D 多路复用模式下为附加的地址 31 输出AA9AA7
GPMC0_AD31IOA/D 非多路复用模式下为 GPMC 数据 31 输入/输出,A/D 多路复用模式下为附加的地址 0 输出Y9Y7
GPMC0_BE0n_CLEOGPMC 低字节使能(低电平有效)或命令锁存使能P17
GPMC0_BE1nOGPMC 高字节使能(低电平有效)T19P21
GPMC0_BE2nOGPMC 高字节使能(低电平有效)V9W6
GPMC0_BE3nOGPMC 高字节使能(低电平有效)AA14AA14
GPMC0_CSn0OGPMC 片选 0(低电平有效)R19
GPMC0_CSn1OGPMC 片选 1(低电平有效)R20
GPMC0_CSn2OGPMC 片选 2(低电平有效)P19
GPMC0_CSn3OGPMC 片选 3(低电平有效)R21
GPMC0_WAIT0IGPMC 外部等待指示W19
GPMC0_WAIT1IGPMC 外部等待指示Y18
当 GPMC0 在同步模式下运行时,CTRLMMR_PADCONFIG32 寄存器的 RXACTIVE 位必须设置为 0x1,CTRLMMR_PADCONFIG32 寄存器的 TX_DIS 位必须复位为 0x0。
AM243x_ALX 器件封装不支持 GPMC0_FCLK_MUX 信号。有关更多详细信息,请参阅 AM243x_ALX 封装 - 不支持的接口和信号
AM243x_ALX 器件封装不支持 GPMC0 接口。有关更多详细信息,请参阅 AM243x_ALX 封装 - 不支持的接口和信号