ZHCSNU9G
April 2021 – May 2024
AM2431
,
AM2432
,
AM2434
PRODUCTION DATA
1
1
特性
2
应用
3
说明
3.1
功能方框图
4
器件比较
4.1
相关米6体育平台手机版_好二三四
5
终端配置和功能
5.1
引脚图
5.1.1
AM243x ALV 引脚图
5.1.2
AM243x ALX 引脚图
5.2
引脚属性
13
14
5.2.1
AM243x 封装比较表(ALV 与 ALX)
5.3
信号说明
17
5.3.1
AM243x_ALX 封装 - 不支持的接口和信号
5.3.2
ADC
主域实例
21
5.3.3
CPSW
主域实例
24
25
26
27
5.3.3.1.1
CPSW3G IOSET
5.3.4
CPTS
主域实例
31
32
5.3.5
DDRSS
主域实例
35
5.3.6
ECAP
主域实例
38
39
40
5.3.7
仿真和调试
主域实例
43
MCU 域实例
45
5.3.8
EPWM
主域实例
48
49
50
51
52
53
54
55
56
57
5.3.9
EQEP
主域实例
60
61
62
5.3.10
FSI
主域实例
65
66
67
68
69
70
71
72
5.3.11
GPIO
主域实例
75
76
MCU 域实例
78
5.3.12
GPMC
主域实例
81
5.3.12.1.1
GPMC0 IOSET (ALV)
5.3.13
I2C
主域实例
85
86
87
88
MCU 域实例
90
91
5.3.14
MCAN
主域实例
94
95
5.3.15
SPI (MCSPI)
主域实例
98
99
100
101
102
MCU 域实例
104
105
5.3.16
MMC
主域实例
108
109
5.3.17
OSPI
主域实例
112
5.3.18
电源
114
5.3.19
PRU_ICSSG
主域实例
117
118
5.3.20
保留
120
5.3.21
SERDES
主域实例
123
5.3.22
系统和其他
5.3.22.1
启动模式配置
主域实例
127
5.3.22.2
计时
MCU 域实例
130
5.3.22.3
系统
主域实例
133
MCU 域实例
135
5.3.22.4
VMON
137
5.3.23
计时器
主域实例
140
MCU 域实例
142
5.3.24
UART
主域实例
145
146
147
148
149
150
151
MCU 域实例
153
154
5.3.25
USB
主域实例
157
5.4
引脚连接要求
6
规格
6.1
绝对最大额定值
6.2
ESD 等级
6.3
上电小时数 (POH)
6.4
建议运行条件
6.5
运行性能点
6.6
功耗摘要
6.7
电气特性
6.7.1
I2C 开漏和失效防护 (I2C OD FS) 电气特性
6.7.2
失效防护复位(FS 复位)电气特性
6.7.3
高频振荡器 (HFOSC) 电气特性
6.7.4
eMMCPHY 电气特性
6.7.5
SDIO 电气特性
6.7.6
LVCMOS 电气特性
6.7.7
ADC12B 电气特性(ALV 封装)
6.7.8
ADC10B 电气特性(ALX 封装)
6.7.9
USB2PHY 电气特性
6.7.10
串行器/解串器 PHY 电气特性
6.7.11
DDR 电气特性
6.8
一次性可编程 (OTP) 电子保险丝的 VPP 规格
6.8.1
建议的 OTP 电子保险丝编程操作条件
6.8.2
硬件要求
6.8.3
编程序列
6.8.4
对硬件保修的影响
6.9
热阻特性
6.9.1
热阻特性
6.10
时序和开关特性
6.10.1
时序参数和信息
6.10.2
电源要求
6.10.2.1
电源压摆率要求
6.10.2.2
电源时序
6.10.2.2.1
上电时序
6.10.2.2.2
下电时序
6.10.3
系统时序
6.10.3.1
复位时序
6.10.3.2
安全信号时序
6.10.3.3
时钟时序
6.10.4
时钟规格
6.10.4.1
输入时钟/振荡器
6.10.4.1.1
MCU_OSC0 内部振荡器时钟源
6.10.4.1.1.1
负载电容
6.10.4.1.1.2
并联电容
6.10.4.1.2
MCU_OSC0 LVCMOS 数字时钟源
6.10.4.2
输出时钟
6.10.4.3
PLL
6.10.4.4
时钟和控制信号转换的建议系统预防措施
6.10.5
外设
6.10.5.1
CPSW3G
6.10.5.1.1
CPSW3G MDIO 时序
6.10.5.1.2
CPSW3G RMII 时序
6.10.5.1.3
CPSW3G RGMII 时序
6.10.5.1.4
CPSW3G IOSET
6.10.5.2
DDRSS
6.10.5.3
ECAP
6.10.5.4
EPWM
6.10.5.5
EQEP
6.10.5.6
FSI
6.10.5.7
GPIO
6.10.5.8
GPMC
6.10.5.8.1
GPMC 和 NOR 闪存 - 同步模式
6.10.5.8.2
GPMC 和 NOR 闪存 - 异步模式
6.10.5.8.3
GPMC 和 NAND 闪存 - 异步模式
6.10.5.8.4
GPMC0 IOSET (ALV)
6.10.5.9
I2C
6.10.5.10
MCAN
6.10.5.11
MCSPI
6.10.5.11.1
MCSPI - 控制器模式
6.10.5.11.2
MCSPI - 外设模式
6.10.5.12
MMCSD
6.10.5.12.1
MMC0 - eMMC 接口
6.10.5.12.1.1
旧 SDR 模式
6.10.5.12.1.2
高速 SDR 模式
6.10.5.12.1.3
高速 DDR 模式
6.10.5.12.1.4
HS200 模式
6.10.5.12.2
MMC1 - SD/SDIO 接口
6.10.5.12.2.1
默认速度模式
6.10.5.12.2.2
高速模式
6.10.5.12.2.3
UHS–I SDR12 模式
6.10.5.12.2.4
UHS–I SDR25 模式
6.10.5.12.2.5
UHS–I SDR50 模式
6.10.5.12.2.6
UHS–I DDR50 模式
6.10.5.12.2.7
UHS–I SDR104 模式
6.10.5.13
CPTS
6.10.5.14
OSPI
6.10.5.14.1
OSPI0 PHY 模式
6.10.5.14.1.1
具有 PHY 数据训练的 OSPI0
6.10.5.14.1.2
无数据训练的 OSPI0
6.10.5.14.1.2.1
OSPI0 PHY SDR 时序
6.10.5.14.1.2.2
OSPI0 PHY DDR 时序
6.10.5.14.2
OSPI0 Tap 模式
6.10.5.14.2.1
OSPI0 Tap SDR 时序
6.10.5.14.2.2
OSPI0 Tap DDR 时序
6.10.5.15
PCIe
6.10.5.16
PRU_ICSSG
6.10.5.16.1
PRU_ICSSG 可编程实时单元 (PRU)
6.10.5.16.1.1
PRU_ICSSG PRU 直接 输出模式时序
6.10.5.16.1.2
PRU_ICSSG PRU 并行捕获模式时序
6.10.5.16.1.3
PRU_ICSSG PRU 移位模式时序
6.10.5.16.1.4
PRU_ICSSG PRU Σ-Δ 和外设接口
6.10.5.16.1.4.1
PRU_ICSSG PRU Σ-Δ 和外设接口时序
6.10.5.16.2
PRU_ICSSG 脉宽调制 (PWM)
6.10.5.16.2.1
PRU_ICSSG PWM 时序
6.10.5.16.3
PRU_ICSSG 工业以太网外设 (IEP)
6.10.5.16.3.1
PRU_ICSSG IEP 时序
6.10.5.16.4
PRU_ICSSG 通用异步接收器/发送器 (UART)
6.10.5.16.4.1
PRU_ICSSG UART 时序
6.10.5.16.5
PRU_ICSSG 增强型捕获外设 (ECAP)
6.10.5.16.5.1
PRU_ICSSG ECAP 时序
6.10.5.16.6
PRU_ICSSG RGMII、MII_RT 和开关
6.10.5.16.6.1
PRU_ICSSG MDIO 时序
6.10.5.16.6.2
PRU_ICSSG MII 时序
6.10.5.16.6.3
PRU_ICSSG RGMII 时序
6.10.5.17
计时器
6.10.5.18
UART
6.10.5.19
USB
6.10.6
仿真和调试
6.10.6.1
布线
6.10.6.2
JTAG
7
详细说明
7.1
概述
7.2
处理器子系统
7.2.1
Arm Cortex-R5F 子系统 (R5FSS)
7.2.2
Arm Cortex-M4F (M4FSS)
7.3
加速器和协处理器
7.3.1
可编程实时单元子系统和工业通信子系统 (PRU_ICSSG)
7.4
其他子系统
7.4.1
PDMA 控制器
7.4.2
外设
7.4.2.1
ADC
7.4.2.2
DCC
7.4.2.3
双倍数据速率 (DDR) 外部存储器接口 (DDRSS)
7.4.2.4
ECAP
7.4.2.5
EPWM
7.4.2.6
ELM
7.4.2.7
ESM
7.4.2.8
GPIO
7.4.2.9
EQEP
7.4.2.10
通用存储器控制器 (GPMC)
7.4.2.11
I2C
7.4.2.12
MCAN
7.4.2.13
MCRC 控制器
7.4.2.14
MCSPI
7.4.2.15
MMCSD
7.4.2.16
OSPI
7.4.2.17
外设组件快速互连 (PCIe)
7.4.2.18
串行器/解串器 (SerDes) PHY
7.4.2.19
实时中断 (RTI/WWDT)
7.4.2.20
双模计时器 (DMTIMER)
7.4.2.21
UART
7.4.2.22
通用串行总线子系统 (USBSS)
8
应用、实施和布局
8.1
器件连接和布局基本准则
8.1.1
电源
8.1.1.1
电源设计
8.1.1.2
配电网络实施指南
8.1.2
外部振荡器
8.1.3
JTAG、仿真和跟踪
8.1.4
未使用的引脚
8.2
外设和接口的相关设计信息
8.2.1
通用布线指南
8.2.2
DDR 电路板设计和布局布线指南
8.2.3
OSPI/QSPI/SPI 电路板设计和布局指南
8.2.3.1
无环回、内部 PHY 环回和内部焊盘环回
8.2.3.2
外部电路板环回
8.2.3.3
DQS(仅适用于八路 SPI 器件)
8.2.4
USB VBUS 设计指南
8.2.5
系统电源监测设计指南
8.2.6
高速差分信号布线指南
8.2.7
散热解决方案指导
8.3
时钟布线指南
8.3.1
振荡器路由
8.3.2
振荡器接地连接
9
器件和文档支持
9.1
器件命名规则
9.1.1
标准封装编号法
9.1.2
器件命名约定
9.2
工具与软件
9.3
文档支持
9.3.1
注意事项和警告信息
9.4
支持资源
9.5
商标
9.6
静电放电警告
9.7
术语表
10
修订历史记录
11
机械、封装和可订购信息
11.1
封装信息
封装选项
请参考 PDF 数据表获取器件具体的封装图。
机械数据 (封装 | 引脚)
ALV|441
ALX|293
散热焊盘机械数据 (封装 | 引脚)
订购信息
ZHCSNU9G_pm
zhcsnu9g_oa
表 5-40 FSI5 RX 信号说明
信号名称 [
1
]
(
(1)
)
信号类型 [
2
]
说明 [
3
]
ALV 引脚 [
4
]
ALX 引脚 [
4
]
FSI_RX5_CLK
I
FSI 接收器时钟
P16
FSI_RX5_D0
I
FSI 接收器数据 0
R18
FSI_RX5_D1
I
FSI 接收器数据 1
T21
(1)
AM243x_ALX 器件封装
不支持
FSI5 RX 接口。有关更多详细信息,请参阅
AM243x_ALX 封装 - 不支持的接口和信号
。
千亿体育app官网登录(中国)官方网站IOS/安卓通用版/手机APP
|
米乐app下载官网(中国)|ios|Android/通用版APP最新版
|
米乐|米乐·M6(中国大陆)官方网站
|
千亿体育登陆地址
|
华体会体育(中国)HTH·官方网站
|
千赢qy国际_全站最新版千赢qy国际V6.2.14安卓/IOS下载
|
18新利网v1.2.5|中国官方网站
|
bob电竞真人(中国官网)安卓/ios苹果/电脑版【1.97.95版下载】
|
千亿体育app官方下载(中国)官方网站IOS/安卓/手机APP下载安装
|