ZHCSNU9G April 2021 – May 2024 AM2431 , AM2432 , AM2434
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
信号名称 [1] ((2)) | 信号类型 [2] | 说明 [3] | ALV 引脚 [4] | ALX 引脚 [4] |
---|---|---|---|---|
DDR0_ACT_n | O | DDRSS 激活命令 | H2 | |
DDR0_ALERT_n | IO | DDRSS 警报 | H1 | |
DDR0_CAS_n | O | DDRSS 列地址选通 | J5 | |
DDR0_PAR | O | DDRSS 命令和地址奇偶校验 | K5 | |
DDR0_RAS_n | O | DDRSS 行地址选通 | F6 | |
DDR0_WE_n | O | DDRSS 写入使能 | H4 | |
DDR0_A0 | O | DDRSS 地址总线 | D2 | |
DDR0_A1 | O | DDRSS 地址总线 | C5 | |
DDR0_A2 | O | DDRSS 地址总线 | E2 | |
DDR0_A3 | O | DDRSS 地址总线 | D4 | |
DDR0_A4 | O | DDRSS 地址总线 | D3 | |
DDR0_A5 | O | DDRSS 地址总线 | F2 | |
DDR0_A6 | O | DDRSS 地址总线 | J2 | |
DDR0_A7 | O | DDRSS 地址总线 | L5 | |
DDR0_A8 | O | DDRSS 地址总线 | J3 | |
DDR0_A9 | O | DDRSS 地址总线 | J4 | |
DDR0_A10 | O | DDRSS 地址总线 | K3 | |
DDR0_A11 | O | DDRSS 地址总线 | J1 | |
DDR0_A12 | O | DDRSS 地址总线 | M5 | |
DDR0_A13 | O | DDRSS 地址总线 | K4 | |
DDR0_BA0 | O | DDRSS 存储库地址 | G4 | |
DDR0_BA1 | O | DDRSS 存储库地址 | G5 | |
DDR0_BG0 | O | DDRSS 存储库组 | G2 | |
DDR0_BG1 | O | DDRSS 存储库组 | H3 | |
DDR0_CAL0 (1) | A | IO 焊盘校准电阻 | H5 | |
DDR0_CK0 | O | DDRSS 时钟 | F1 | |
DDR0_CK0_n | O | DDRSS 负时钟 | E1 | |
DDR0_CKE0 | O | DDRSS 时钟使能 | F4 | |
DDR0_CKE1 | O | DDRSS 时钟使能 | F3 | |
DDR0_CS0_n | O | DDRSS 片选 0 | E3 | |
DDR0_CS1_n | O | DDRSS 片选 1 | E4 | |
DDR0_DM0 | IO | DDRSS 数据掩码 | B2 | |
DDR0_DM1 | IO | DDRSS 数据掩码 | M2 | |
DDR0_DQ0 | IO | DDRSS 数据 | A3 | |
DDR0_DQ1 | IO | DDRSS 数据 | A2 | |
DDR0_DQ2 | IO | DDRSS 数据 | B5 | |
DDR0_DQ3 | IO | DDRSS 数据 | A4 | |
DDR0_DQ4 | IO | DDRSS 数据 | B3 | |
DDR0_DQ5 | IO | DDRSS 数据 | C4 | |
DDR0_DQ6 | IO | DDRSS 数据 | C2 | |
DDR0_DQ7 | IO | DDRSS 数据 | B4 | |
DDR0_DQ8 | IO | DDRSS 数据 | N5 | |
DDR0_DQ9 | IO | DDRSS 数据 | L4 | |
DDR0_DQ10 | IO | DDRSS 数据 | L2 | |
DDR0_DQ11 | IO | DDRSS 数据 | M3 | |
DDR0_DQ12 | IO | DDRSS 数据 | N4 | |
DDR0_DQ13 | IO | DDRSS 数据 | N3 | |
DDR0_DQ14 | IO | DDRSS 数据 | M4 | |
DDR0_DQ15 | IO | DDRSS 数据 | N2 | |
DDR0_DQS0 | IO | DDRSS 数据选通 0 | C1 | |
DDR0_DQS0_n | IO | DDRSS 互补数据选通 0 | B1 | |
DDR0_DQS1 | IO | DDRSS 数据选通 1 | N1 | |
DDR0_DQS1_n | IO | DDRSS 互补数据选通 1 | M1 | |
DDR0_ODT0 | O | 用于片选 0 的 DDRSS 片上端接 | E5 | |
DDR0_ODT1 | O | 用于片选 1 的 DDRSS 片上端接 | F5 | |
DDR0_RESET0_n | O | DDRSS 复位 | D5 |