该器件提供多个系统时钟输出。这些输出时钟总结如下:
- MCU_SYSCLKOUT0
- MCU_SYSCLKOUT0 是 MCU 域系统时钟 (MCU_SYSCK0) 的 4 分频。该时钟输出仅用于测试和调试目的。
- MCU_OBSCLK0
- SYSCLKOUT0
- SYSCLKOUT0 是 MAIN 域系统时钟 (MAIN_SYSCLK0) 的 4 分频。该时钟输出仅用于测试和调试目的。
- CLKOUT0
- CLKOUT0 是以太网子系统时钟 (MAIN_PLL0_HSDIV4_CLKOUT) 进行 5 分频或 10 分频。该时钟输出作为外部 PHY 的源提供。当配置为作为 RMII 时钟源 (50MHz) 运行时,该信号还必须路由回至 RMII_REF_CLK 引脚,以便器件正常运行。
- OBSCLK0
- GPMC_FCLK_MUX
- GPMC_FCLK_MUX 是 GPMC0 功能时钟 (GPMC_FCLK)。当连接的器件需要连续运行时钟时,该时钟作为备用 GPMC 接口时钟提供。
有关更多信息,请参阅器件 TRM 中时钟 一章的时钟输出 一节和外设 一章的 GPMC 时钟配置 一节。