ZHCSNU9G April 2021 – May 2024 AM2431 , AM2432 , AM2434
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
表 6-70、图 6-56、表 6-71 和图 6-57 展示了 MMC0 的时序要求和开关特性 – 旧 SDR 模式。
编号 | 最小值 | 最大值 | 单位 | ||
---|---|---|---|---|---|
LSDR1 | tsu(cmdV-clkH) | 建立时间,在 MMC0_CLK 上升沿之前 MMC0_CMD 有效 | 1.56 | ns | |
LSDR2 | th(clkH-cmdV) | 保持时间,在 MMC0_CLK 上升沿之后 MMC0_CMD 有效 | 5.44 | ns | |
LSDR3 | tsu(dV-clkH) | 建立时间,在 MMC0_CLK 上升沿之前 MMC0_DAT[7:0] 有效 | 1.56 | ns | |
LSDR4 | th(clkH-dV) | 保持时间,在 MMC0_CLK 上升沿之后 MMC0_DAT[7:0] 有效 | 5.44 | ns |
编号 | 参数 | 最小值 | 最大值 | 单位 | |
---|---|---|---|---|---|
fop(clk) | 工作频率,MMC0_CLK | 25 | MHz | ||
LSDR5 | tc(clk) | 周期时间,MMC0_CLK | 40 | ns | |
LSDR6 | tw(clkH) | 脉冲持续时间,MMC0_CLK 高电平 | 18.7 | ns | |
LSDR7 | tw(clkL) | 脉冲持续时间,MMC0_CLK 低电平 | 18.7 | ns | |
LSDR8 | td(clkL-cmdV) | 延迟时间,MMC0_CLK 下降沿到 MMC0_CMD 转换 | -2.3 | 2.9 | ns |
LSDR9 | td(clkL-dV) | 延迟时间,MMC0_CLK 下降沿到 MMC0_DAT[7:0] 转换 | -2.3 | 2.9 | ns |