ZHCSNU9G April   2021  – May 2024 AM2431 , AM2432 , AM2434

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
    1. 3.1 功能方框图
  5. 器件比较
    1. 4.1 相关米6体育平台手机版_好二三四
  6. 终端配置和功能
    1. 5.1 引脚图
      1. 5.1.1 AM243x ALV 引脚图
      2. 5.1.2 AM243x ALX 引脚图
    2. 5.2 引脚属性
      1.      13
      2.      14
      3. 5.2.1 AM243x 封装比较表(ALV 与 ALX)
    3. 5.3 信号说明
      1.      17
      2. 5.3.1  AM243x_ALX 封装 - 不支持的接口和信号
      3. 5.3.2  ADC
        1.       主域实例
          1.        21
      4. 5.3.3  CPSW
        1.       主域实例
          1.        24
          2.        25
          3.        26
          4.        27
          5. 5.3.3.1.1 CPSW3G IOSET
      5. 5.3.4  CPTS
        1.       主域实例
          1.        31
          2.        32
      6. 5.3.5  DDRSS
        1.       主域实例
          1.        35
      7. 5.3.6  ECAP
        1.       主域实例
          1.        38
          2.        39
          3.        40
      8. 5.3.7  仿真和调试
        1.       主域实例
          1.        43
        2.       MCU 域实例
          1.        45
      9. 5.3.8  EPWM
        1.       主域实例
          1.        48
          2.        49
          3.        50
          4.        51
          5.        52
          6.        53
          7.        54
          8.        55
          9.        56
          10.        57
      10. 5.3.9  EQEP
        1.       主域实例
          1.        60
          2.        61
          3.        62
      11. 5.3.10 FSI
        1.       主域实例
          1.        65
          2.        66
          3.        67
          4.        68
          5.        69
          6.        70
          7.        71
          8.        72
      12. 5.3.11 GPIO
        1.       主域实例
          1.        75
          2.        76
        2.       MCU 域实例
          1.        78
      13. 5.3.12 GPMC
        1.       主域实例
          1.        81
          2. 5.3.12.1.1 GPMC0 IOSET (ALV)
      14. 5.3.13 I2C
        1.       主域实例
          1.        85
          2.        86
          3.        87
          4.        88
        2.       MCU 域实例
          1.        90
          2.        91
      15. 5.3.14 MCAN
        1.       主域实例
          1.        94
          2.        95
      16. 5.3.15 SPI (MCSPI)
        1.       主域实例
          1.        98
          2.        99
          3.        100
          4.        101
          5.        102
        2.       MCU 域实例
          1.        104
          2.        105
      17. 5.3.16 MMC
        1.       主域实例
          1.        108
          2.        109
      18. 5.3.17 OSPI
        1.       主域实例
          1.        112
      19. 5.3.18 电源
        1.       114
      20. 5.3.19 PRU_ICSSG
        1.       主域实例
          1.        117
          2.        118
      21. 5.3.20 保留
        1.       120
      22. 5.3.21 SERDES
        1.       主域实例
          1.        123
      23. 5.3.22 系统和其他
        1. 5.3.22.1 启动模式配置
          1.        主域实例
            1.         127
        2. 5.3.22.2 计时
          1.        MCU 域实例
            1.         130
        3. 5.3.22.3 系统
          1.        主域实例
            1.         133
          2.        MCU 域实例
            1.         135
        4. 5.3.22.4 VMON
          1.        137
      24. 5.3.23 计时器
        1.       主域实例
          1.        140
        2.       MCU 域实例
          1.        142
      25. 5.3.24 UART
        1.       主域实例
          1.        145
          2.        146
          3.        147
          4.        148
          5.        149
          6.        150
          7.        151
        2.       MCU 域实例
          1.        153
          2.        154
      26. 5.3.25 USB
        1.       主域实例
          1.        157
    4. 5.4 引脚连接要求
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  上电小时数 (POH)
    4. 6.4  建议运行条件
    5. 6.5  运行性能点
    6. 6.6  功耗摘要
    7. 6.7  电气特性
      1. 6.7.1  I2C 开漏和失效防护 (I2C OD FS) 电气特性
      2. 6.7.2  失效防护复位(FS 复位)电气特性
      3. 6.7.3  高频振荡器 (HFOSC) 电气特性
      4. 6.7.4  eMMCPHY 电气特性
      5. 6.7.5  SDIO 电气特性
      6. 6.7.6  LVCMOS 电气特性
      7. 6.7.7  ADC12B 电气特性(ALV 封装)
      8. 6.7.8  ADC10B 电气特性(ALX 封装)
      9. 6.7.9  USB2PHY 电气特性
      10. 6.7.10 串行器/解串器 PHY 电气特性
      11. 6.7.11 DDR 电气特性
    8. 6.8  一次性可编程 (OTP) 电子保险丝的 VPP 规格
      1. 6.8.1 建议的 OTP 电子保险丝编程操作条件
      2. 6.8.2 硬件要求
      3. 6.8.3 编程序列
      4. 6.8.4 对硬件保修的影响
    9. 6.9  热阻特性
      1. 6.9.1 热阻特性
    10. 6.10 时序和开关特性
      1. 6.10.1 时序参数和信息
      2. 6.10.2 电源要求
        1. 6.10.2.1 电源压摆率要求
        2. 6.10.2.2 电源时序
          1. 6.10.2.2.1 上电时序
          2. 6.10.2.2.2 下电时序
      3. 6.10.3 系统时序
        1. 6.10.3.1 复位时序
        2. 6.10.3.2 安全信号时序
        3. 6.10.3.3 时钟时序
      4. 6.10.4 时钟规格
        1. 6.10.4.1 输入时钟/振荡器
          1. 6.10.4.1.1 MCU_OSC0 内部振荡器时钟源
            1. 6.10.4.1.1.1 负载电容
            2. 6.10.4.1.1.2 并联电容
          2. 6.10.4.1.2 MCU_OSC0 LVCMOS 数字时钟源
        2. 6.10.4.2 输出时钟
        3. 6.10.4.3 PLL
        4. 6.10.4.4 时钟和控制信号转换的建议系统预防措施
      5. 6.10.5 外设
        1. 6.10.5.1  CPSW3G
          1. 6.10.5.1.1 CPSW3G MDIO 时序
          2. 6.10.5.1.2 CPSW3G RMII 时序
          3. 6.10.5.1.3 CPSW3G RGMII 时序
          4. 6.10.5.1.4 CPSW3G IOSET
        2. 6.10.5.2  DDRSS
        3. 6.10.5.3  ECAP
        4. 6.10.5.4  EPWM
        5. 6.10.5.5  EQEP
        6. 6.10.5.6  FSI
        7. 6.10.5.7  GPIO
        8. 6.10.5.8  GPMC
          1. 6.10.5.8.1 GPMC 和 NOR 闪存 - 同步模式
          2. 6.10.5.8.2 GPMC 和 NOR 闪存 - 异步模式
          3. 6.10.5.8.3 GPMC 和 NAND 闪存 - 异步模式
          4. 6.10.5.8.4 GPMC0 IOSET (ALV)
        9. 6.10.5.9  I2C
        10. 6.10.5.10 MCAN
        11. 6.10.5.11 MCSPI
          1. 6.10.5.11.1 MCSPI - 控制器模式
          2. 6.10.5.11.2 MCSPI - 外设模式
        12. 6.10.5.12 MMCSD
          1. 6.10.5.12.1 MMC0 - eMMC 接口
            1. 6.10.5.12.1.1 旧 SDR 模式
            2. 6.10.5.12.1.2 高速 SDR 模式
            3. 6.10.5.12.1.3 高速 DDR 模式
            4. 6.10.5.12.1.4 HS200 模式
          2. 6.10.5.12.2 MMC1 - SD/SDIO 接口
            1. 6.10.5.12.2.1 默认速度模式
            2. 6.10.5.12.2.2 高速模式
            3. 6.10.5.12.2.3 UHS–I SDR12 模式
            4. 6.10.5.12.2.4 UHS–I SDR25 模式
            5. 6.10.5.12.2.5 UHS–I SDR50 模式
            6. 6.10.5.12.2.6 UHS–I DDR50 模式
            7. 6.10.5.12.2.7 UHS–I SDR104 模式
        13. 6.10.5.13 CPTS
        14. 6.10.5.14 OSPI
          1. 6.10.5.14.1 OSPI0 PHY 模式
            1. 6.10.5.14.1.1 具有 PHY 数据训练的 OSPI0
            2. 6.10.5.14.1.2 无数据训练的 OSPI0
              1. 6.10.5.14.1.2.1 OSPI0 PHY SDR 时序
              2. 6.10.5.14.1.2.2 OSPI0 PHY DDR 时序
          2. 6.10.5.14.2 OSPI0 Tap 模式
            1. 6.10.5.14.2.1 OSPI0 Tap SDR 时序
            2. 6.10.5.14.2.2 OSPI0 Tap DDR 时序
        15. 6.10.5.15 PCIe
        16. 6.10.5.16 PRU_ICSSG
          1. 6.10.5.16.1 PRU_ICSSG 可编程实时单元 (PRU)
            1. 6.10.5.16.1.1 PRU_ICSSG PRU 直接 输出模式时序
            2. 6.10.5.16.1.2 PRU_ICSSG PRU 并行捕获模式时序
            3. 6.10.5.16.1.3 PRU_ICSSG PRU 移位模式时序
            4. 6.10.5.16.1.4 PRU_ICSSG PRU Σ-Δ 和外设接口
              1. 6.10.5.16.1.4.1 PRU_ICSSG PRU Σ-Δ 和外设接口时序
          2. 6.10.5.16.2 PRU_ICSSG 脉宽调制 (PWM)
            1. 6.10.5.16.2.1 PRU_ICSSG PWM 时序
          3. 6.10.5.16.3 PRU_ICSSG 工业以太网外设 (IEP)
            1. 6.10.5.16.3.1 PRU_ICSSG IEP 时序
          4. 6.10.5.16.4 PRU_ICSSG 通用异步接收器/发送器 (UART)
            1. 6.10.5.16.4.1 PRU_ICSSG UART 时序
          5. 6.10.5.16.5 PRU_ICSSG 增强型捕获外设 (ECAP)
            1. 6.10.5.16.5.1 PRU_ICSSG ECAP 时序
          6. 6.10.5.16.6 PRU_ICSSG RGMII、MII_RT 和开关
            1. 6.10.5.16.6.1 PRU_ICSSG MDIO 时序
            2. 6.10.5.16.6.2 PRU_ICSSG MII 时序
            3. 6.10.5.16.6.3 PRU_ICSSG RGMII 时序
        17. 6.10.5.17 计时器
        18. 6.10.5.18 UART
        19. 6.10.5.19 USB
      6. 6.10.6 仿真和调试
        1. 6.10.6.1 布线
        2. 6.10.6.2 JTAG
  8. 详细说明
    1. 7.1 概述
    2. 7.2 处理器子系统
      1. 7.2.1 Arm Cortex-R5F 子系统 (R5FSS)
      2. 7.2.2 Arm Cortex-M4F (M4FSS)
    3. 7.3 加速器和协处理器
      1. 7.3.1 可编程实时单元子系统和工业通信子系统 (PRU_ICSSG)
    4. 7.4 其他子系统
      1. 7.4.1 PDMA 控制器
      2. 7.4.2 外设
        1. 7.4.2.1  ADC
        2. 7.4.2.2  DCC
        3. 7.4.2.3  双倍数据速率 (DDR) 外部存储器接口 (DDRSS)
        4. 7.4.2.4  ECAP
        5. 7.4.2.5  EPWM
        6. 7.4.2.6  ELM
        7. 7.4.2.7  ESM
        8. 7.4.2.8  GPIO
        9. 7.4.2.9  EQEP
        10. 7.4.2.10 通用存储器控制器 (GPMC)
        11. 7.4.2.11 I2C
        12. 7.4.2.12 MCAN
        13. 7.4.2.13 MCRC 控制器
        14. 7.4.2.14 MCSPI
        15. 7.4.2.15 MMCSD
        16. 7.4.2.16 OSPI
        17. 7.4.2.17 外设组件快速互连 (PCIe)
        18. 7.4.2.18 串行器/解串器 (SerDes) PHY
        19. 7.4.2.19 实时中断 (RTI/WWDT)
        20. 7.4.2.20 双模计时器 (DMTIMER)
        21. 7.4.2.21 UART
        22. 7.4.2.22 通用串行总线子系统 (USBSS)
  9. 应用、实施和布局
    1. 8.1 器件连接和布局基本准则
      1. 8.1.1 电源
        1. 8.1.1.1 电源设计
        2. 8.1.1.2 配电网络实施指南
      2. 8.1.2 外部振荡器
      3. 8.1.3 JTAG、仿真和跟踪
      4. 8.1.4 未使用的引脚
    2. 8.2 外设和接口的相关设计信息
      1. 8.2.1 通用布线指南
      2. 8.2.2 DDR 电路板设计和布局布线指南
      3. 8.2.3 OSPI/QSPI/SPI 电路板设计和布局指南
        1. 8.2.3.1 无环回、内部 PHY 环回和内部焊盘环回
        2. 8.2.3.2 外部电路板环回
        3. 8.2.3.3 DQS(仅适用于八路 SPI 器件)
      4. 8.2.4 USB VBUS 设计指南
      5. 8.2.5 系统电源监测设计指南
      6. 8.2.6 高速差分信号布线指南
      7. 8.2.7 散热解决方案指导
    3. 8.3 时钟布线指南
      1. 8.3.1 振荡器路由
      2. 8.3.2 振荡器接地连接
  10. 器件和文档支持
    1. 9.1 器件命名规则
      1. 9.1.1 标准封装编号法
      2. 9.1.2 器件命名约定
    2. 9.2 工具与软件
    3. 9.3 文档支持
      1. 9.3.1 注意事项和警告信息
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息
    1. 11.1 封装信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • ALV|441
  • ALX|293
散热焊盘机械数据 (封装 | 引脚)
订购信息

AM243x 封装比较表(ALV 与 ALX)

表 5-2 AM243x 封装比较表(ALV 与 ALX)
AM243x_ALV
焊球编号
AM243x_ALV
信号名称
AM243x_ALX
焊球编号
AM243x_ALX
信号名称
A1 VSS A1 VSS
A2 DDR0_DQ1 A2 VSS
A3 DDR0_DQ0 A3 TDI
A4 DDR0_DQ3
A5 VSS A5 MCU_RESETZ
A6 VSS A6 MCU_RESETSTATZ
A7 MCU_SPI1_CS0
A8 MCU_UART0_TXD A8 SPI0_D0
A9 MCU_UART0_RXD A9 UART0_RTSN
A10 MCU_I2C0_SDA
A11 MCU_I2C1_SCL A11 UART1_RTSN
A12 TDO A12 UART1_TXD
A13 SPI0_D0
A14 SPI0_D1 A14 MCAN0_RX
A15 SPI1_D1 A15 MCAN1_RX
A16 UART0_RTSN
A17 MCAN0_TX A17 I2C1_SCL
A18 I2C0_SCL A18 EXT_REFCLK1
A19 EXT_REFCLK1
A20 MCU_SAFETY_ERRORN A20 VSS
A21 VSS A21 VSS
B1 DDR0_DQS0_N B1 VSS
B2 DDR0_DM0 B2 MCU_UART0_TXD
B3 DDR0_DQ4 B3 EMU1
B4 DDR0_DQ7 B4 TMS
B5 DDR0_DQ2 B5 TDO
B6 MCU_SPI0_D1 B6 TRSTN
B7 MCU_SPI1_CS1 B7 SPI0_CS1
B8 MCU_UART1_CTSN B8 SPI0_CLK
B9 MCU_UART1_RTSN B9 UART0_CTSN
B10 MCU_I2C1_SDA B10 UART0_RXD
B11 TCK B11 UART0_TXD
B12 MCU_RESETZ B12 UART1_RXD
B13 MCU_RESETSTATZ B13 MCAN0_TX
B14 SPI1_CS0 B14 MCAN1_TX
B15 SPI1_D0 B15 I2C0_SDA
B16 UART0_CTSN B16 I2C0_SCL
B17 MCAN0_RX B17 MMC1_SDCD
B18 I2C0_SDA B18 I2C1_SDA
B19 I2C1_SDA B19 USB0_DRVVBUS
B20 MCU_OSC0_XO B20 MCU_SAFETY_ERRORN
B21 MCU_PORZ B21 VSS
C1 DDR0_DQS0
C2 DDR0_DQ6 C2 MCU_UART0_RTSN
C3 VSS
C4 DDR0_DQ5
C5 DDR0_A1 C5 EMU0
C6 MCU_SPI0_CS1 C6 TCK
C7 MCU_SPI1_D0
C8 MCU_SPI1_D1
C9 MCU_UART1_RXD C9 SPI0_D1
C10 VSS
C11 TDI C11 UART1_CTSN
C12 TMS
C13 SPI0_CS1 C13 VDDSHV0
C14 SPI1_CLK
C15 VSS
C16 UART0_TXD C16 MMC1_SDWP
C17 MCAN1_TX C17 RESET_REQZ
C18 I2C1_SCL
C19 EXTINTN
C20 MMC1_SDWP C20 MCU_PORZ
C21 MCU_OSC0_XI C21 MCU_OSC0_XO
D1 VSS D1 PRG0_PRU1_GPO18
D2 DDR0_A0 D2 PRG0_MDIO0_MDC
D3 DDR0_A4
D4 DDR0_A3 D4 MCU_UART0_CTSN
D5 DDR0_RESET0_N
D6 MCU_SPI0_CS0 D6 MCU_UART0_RXD
D7 MCU_SPI1_CLK
D8 MCU_UART0_CTSN
D9 MCU_UART1_TXD D9 CAP_VDDS_MCU
D10 EMU0 D10 VSS
D11 TRSTN
D12 SPI0_CS0 D12 CAP_VDDS0
D13 SPI0_CLK D13 VDDSHV0
D14 SPI1_CS1
D15 UART0_RXD
D16 UART1_CTSN D16 VSS
D17 MCAN1_RX D17 VSS
D18 ECAP0_IN_APWM_OUT D18 PORZ_OUT
D19 MMC1_SDCD
D20 ADC0_AIN3 D20 MCU_OSC0_XI
D21 RSVD
E1 DDR0_CK0_N E1 PRG0_PRU0_GPO17
E2 DDR0_A2 E2 PRG0_PRU0_GPO7
E3 DDR0_CS0_N E3 PRG0_PRU1_GPO5
E4 DDR0_CS1_N E4 PRG0_MDIO0_MDIO
E5 DDR0_ODT0
E6 MCU_SPI0_CLK E6 VSS
E7 MCU_SPI0_D0 E7 VDDSHV_MCU
E8 MCU_UART0_RTSN E8 VDDSHV_MCU
E9 MCU_I2C0_SCL E9 VDDSHV_MCU
E10 EMU1
E11 VSS E11 VSS
E12 VMON_1P8_SOC
E13 VSS E13 VSS
E14 UART1_TXD E14 VDDSHV0
E15 UART1_RXD E15 VMON_3P3_SOC
E16 UART1_RTSN E16 VPP
E17 PORZ_OUT
E18 RESET_REQZ
E19 USB0_DRVVBUS E19 RESETSTATZ
E20 ADC0_AIN7 E20 ADC0_AIN7
E21 ADC0_AIN2 E21 ADC0_AIN5
F1 DDR0_CK0
F2 DDR0_A5 F2 PRG0_PRU0_GPO5
F3 DDR0_CKE1 F3 PRG0_PRU1_GPO19
F4 DDR0_CKE0 F4 PRG0_PRU1_GPO8
F5 DDR0_ODT1 F5 PRG0_PRU1_GPO6
F6 DDR0_RAS_N
F7 VDDS_DDR
F8 VSS F8 VSS
F9 VDDSHV_MCU
F10 VSS
F11 VDDSHV0 F11 VDD_CORE
F12 RSVD
F13 VMON_3P3_MCU
F14 VMON_3P3_SOC F14 VMON_1P8_SOC
F15 VSS
F16 RESETSTATZ
F17 RSVD F17 VSS
F18 MMC0_CALPAD F18 VDDS_OSC
F19 ADC0_AIN6 F19 ADC0_AIN1
F20 ADC0_AIN1 F20 ADC0_AIN3
F21 ADC0_AIN5 F21 ADC0_AIN2
G1 VSS G1 PRG0_PRU0_GPO2
G2 DDR0_BG0 G2 PRG0_PRU0_GPO19
G3 VSS
G4 DDR0_BA0
G5 DDR0_BA1 G5 VDDR_CORE
G6 VDDS_DDR G6 VDDR_CORE
G7 VSS
G8 VDDSHV_MCU
G9 VSS G9 VDDA_PLL1
G10 VDDSHV_MCU G10 VDD_CORE
G11 VDDA_TEMP0 G11 VDDA_TEMP0
G12 VDDSHV0 G12 VDDA_PLL2
G13 RSVD G13 VMON_VSYS
G14 VDDSHV0
G15 VPP
G16 VSS G16 VSS
G17 MMC0_DAT7 G17 VDDA_ADC
G18 MMC0_CLK
G19 MMC0_DS
G20 ADC0_AIN0 G20 ADC0_AIN6
G21 ADC0_AIN4
H1 DDR0_ALERT_N H1 PRG0_PRU0_GPO3
H2 DDR0_ACT_N H2 PRG0_PRU0_GPO6
H3 DDR0_BG1
H4 DDR0_WE_N
H5 DDR0_CAL0 H5 PRG0_PRU0_GPO8
H6 VSS H6 VSS
H7 VDDS_DDR H7 VSS
H8 VSS H8 VDD_CORE
H9 VDDA_PLL1
H10 CAP_VDDS_MCU
H11 VSS H11 RSVD
H12 CAP_VDDS0
H13 VDDS_OSC
H14 VDD_DLL_MMC0 H14 VDDA_MCU
H15 VDDA_3P3_SDIO H15 VDD_CORE
H16 RSVD H16 VSS
H17 MMC0_DAT4 H17 VDDA_ADC
H18 MMC0_DAT6
H19 MMC0_DAT5
H20 VSS H20 ADC0_AIN4
H21 VSS H21 ADC0_AIN0
J1 DDR0_A11
J2 DDR0_A6 J2 PRG0_PRU1_GPO1
J3 DDR0_A8 J3 PRG0_PRU0_GPO0
J4 DDR0_A9 J4 PRG0_PRU0_GPO1
J5 DDR0_CAS_N J5 VSS
J6 VDDS_DDR J6 VSS
J7 VSS
J8 VDDS_DDR_C
J9 VSS J9 VDD_CORE
J10 VDD_CORE J10 VDDR_CORE
J11 VDDA_PLL2 J11 VSS
J12 VDD_CORE J12 VDDR_CORE
J13 VDDA_ADC J13 RSVD
J14 VSS
J15 ADC_REFP
J16 ADC_REFN J16 VSS
J17 MMC0_DAT3 J17 CAP_VDDSHV_MMC1
J18 MMC0_DAT2 J18 MMC1_DAT0
J19 MMC1_CMD J19 MMC1_DAT1
J20 MMC0_DAT1 J20 MMC1_CLK
J21 MMC0_CMD J21 MMC1_CMD
K1 RSVD K1 PRG0_PRU0_GPO12
K2 RSVD K2 PRG0_PRU0_GPO4
K3 DDR0_A10
K4 DDR0_A13 K4 PRG0_PRU0_GPO18
K5 DDR0_PAR
K6 VSS K6 VSS
K7 VDDS_DDR K7 VSS
K8 VSS K8 VSS
K9 VDD_CORE
K10 VMON_VSYS
K11 VDD_CORE K11 VDD_CORE
K12 VDDA_MCU
K13 VDD_MMC0
K14 VDDS_MMC0 K14 VDD_CORE
K15 CAP_VDDSHV_MMC1 K15 VDDA_3P3_SDIO
K16 VMON_1P8_MCU K16 VSS
K17 OSPI0_CSN2
K18 MMC1_DAT3 K18 MMC1_DAT3
K19 MMC1_DAT2
K20 MMC0_DAT0 K20 MMC1_DAT2
K21 MMC1_DAT0
L1 VSS L1 PRG0_PRU0_GPO11
L2 DDR0_DQ10 L2 PRG0_PRU1_GPO3
L3 VSS L3 PRG0_PRU1_GPO4
L4 DDR0_DQ9
L5 DDR0_A7 L5 PRG0_PRU1_GPO0
L6 VDDS_DDR L6 VDDSHV1
L7 VSS
L8 VDD_CORE
L9 VSS L9 VDD_CORE
L10 VDDR_CORE L10 VSS
L11 VDDA_TEMP1 L11 VSS
L12 VDD_CORE L12 VSS
L13 CAP_VDDS5 L13 VDD_CORE
L14 VDDSHV5
L15 VDDSHV5
L16 VSS L16 VDDSHV5
L17 OSPI0_CSN3 L17 VDDSHV5
L18 OSPI0_CSN1
L19 OSPI0_CSN0 L19 OSPI0_D0
L20 MMC1_CLK L20 OSPI0_CSN0
L21 MMC1_DAT1 L21 OSPI0_D2
M1 DDR0_DQS1_N
M2 DDR0_DM1 M2 PRG0_PRU1_GPO2
M3 DDR0_DQ11
M4 DDR0_DQ14 M4 PRG0_PRU1_GPO15
M5 DDR0_A12
M6 VSS M6 VDDSHV1
M7 VDDSHV1 M7 VSS
M8 VSS M8 VDD_CORE
M9 VDD_CORE
M10 VSS
M11 VDD_CORE M11 VDDA_TEMP1
M12 VSS
M13 VDDR_CORE
M14 VDDSHV4 M14 VDD_CORE
M15 VDDSHV4 M15 VSS
M16 CAP_VDDS4 M16 VSS
M17 OSPI0_D7
M18 OSPI0_D1 M18 CAP_VDDS5
M19 OSPI0_D0
M20 OSPI0_D2 M20 OSPI0_CSN1
M21 OSPI0_D3 M21 OSPI0_LBCLKO
N1 DDR0_DQS1 N1 PRG0_PRU0_GPO13
N2 DDR0_DQ15 N2 PRG0_PRU0_GPO14
N3 DDR0_DQ13 N3 PRG0_PRU0_GPO16
N4 DDR0_DQ12 N4 PRG0_PRU0_GPO15
N5 DDR0_DQ8 N5 CAP_VDDS1
N6 VDDSHV1 N6 VSS
N7 VSS
N8 VDD_CORE
N9 VSS N9 VDD_CORE
N10 VDD_CORE N10 VDD_CORE
N11 VSS N11 VSS
N12 VDDA_PLL0 N12 VDDA_PLL0
N13 VSS N13 VSS
N14 CAP_VDDS3
N15 VSS
N16 GPMC0_WPN N16 VDDSHV4
N17 GPMC0_DIR N17 VDDSHV4
N18 OSPI0_D6 N18 CAP_VDDS4
N19 OSPI0_DQS N19 OSPI0_D3
N20 OSPI0_CLK N20 OSPI0_D1
N21 OSPI0_LBCLKO
P1 VSS P1 PRG0_PRU1_GPO11
P2 PRG0_MDIO0_MDIO P2 PRG0_PRU1_GPO12
P3 PRG0_MDIO0_MDC
P4 PRG0_PRU1_GPO5
P5 PRG0_PRU1_GPO18 P5 VDDSHV1
P6 VSS P6 VDDSHV1
P7 VDDSHV1 P7 VSS
P8 VSS P8 VDDR_CORE
P9 VDD_CORE
P10 VSS
P11 VDDA_0P85_SERDES0_C P11 VSS
P12 VDDA_0P85_SERDES0
P13 VDDA_0P85_SERDES0
P14 VDDSHV3 P14 VDDR_CORE
P15 VDDSHV3 P15 VSS
P16 GPMC0_ADVN_ALE P16 VSS
P17 GPMC0_BE0N_CLE P17 OSPI0_DQS
P18 VSS
P19 GPMC0_CSN2
P20 OSPI0_D5 P20 OSPI0_CLK
P21 OSPI0_D4 P21 GPMC0_BE1N
R1 PRG0_PRU1_GPO8
R2 PRG0_PRU1_GPO19 R2 PRG0_PRU1_GPO9
R3 PRG0_PRU0_GPO5
R4 PRG0_PRU0_GPO1
R5 PRG0_PRU1_GPO6 R5 PRG0_PRU1_GPO14
R6 PRG0_PRU0_GPO13 R6 VSS
R7 VSS
R8 VDDSHV2
R9 VSS R9 VDD_CORE
R10 VDDSHV2 R10 VDDR_CORE
R11 CAP_VDDS2 R11 VSS
R12 VSS R12 VDD_CORE
R13 VDDA_3P3_USB0 R13 VDD_CORE
R14 VDDA_1P8_SERDES0
R15 VDDA_1P8_USB0
R16 GPMC0_AD10 R16 CAP_VDDS3
R17 GPMC0_CLK R17 VDDSHV3
R18 GPMC0_OEN_REN
R19 GPMC0_CSN0
R20 GPMC0_CSN1 R20 GPMC0_AD1
R21 GPMC0_CSN3 R21 GPMC0_AD0
T1 PRG0_PRU0_GPO7 T1 PRG0_PRU1_GPO17
T2 PRG0_PRU0_GPO8 T2 PRG1_PRU0_GPO17
T3 PRG0_PRU0_GPO6 T3 PRG0_PRU1_GPO16
T4 PRG0_PRU1_GPO3 T4 PRG0_PRU1_GPO13
T5 PRG0_PRU0_GPO15 T5 PRG0_PRU1_GPO7
T6 PRG0_PRU1_GPO13
T7 CAP_VDDS1
T8 VSS T8 VDDSHV2
T9 VDDSHV2
T10 VSS
T11 VSS T11 VDDSHV2
T12 VDDA_0P85_USB0
T13 SERDES0_REXT
T14 USB0_VBUS T14 VSS
T15 VSS
T16 VSS
T17 GPMC0_AD9 T17 VDDSHV3
T18 GPMC0_AD2 T18 GPMC0_AD6
T19 GPMC0_BE1N T19 GPMC0_AD2
T20 GPMC0_AD0 T20 GPMC0_AD5
T21 GPMC0_WEN
U1 PRG0_PRU0_GPO17 U1 PRG0_PRU0_GPO10
U2 PRG0_PRU0_GPO2 U2 PRG0_PRU1_GPO10
U3 VSS U3 PRG1_PRU0_GPO19
U4 PRG0_PRU0_GPO16
U5 PRG0_PRU1_GPO15
U6 PRG0_PRU1_GPO14 U6 VSS
U7 PRG1_PRU0_GPO17 U7 VDDSHV2
U8 PRG1_PRU0_GPO1 U8 VDDSHV2
U9 PRG1_PRU0_GPO12 U9 CAP_VDDS2
U10 PRG1_PRU1_GPO13
U11 PRG1_PRU1_GPO6 U11 VDDSHV2
U12 PRG1_PRU1_GPO8
U13 PRG1_PRU0_GPO7 U13 PRG1_PRU1_GPO10
U14 PRG1_PRU0_GPO10 U14 PRG1_PRU0_GPO5
U15 PRG1_PRU0_GPO9 U15 VDDA_1P8_USB0
U16 USB0_ID U16 VDDA_3P3_USB0
U17 USB0_RCALIB
U18 GPMC0_AD4 U18 GPMC0_AD8
U19 GPMC0_AD5 U19 GPMC0_AD7
U20 GPMC0_AD3 U20 GPMC0_AD9
U21 GPMC0_AD1 U21 GPMC0_AD4
V1 PRG0_PRU0_GPO18
V2 PRG0_PRU0_GPO3 V2 PRG1_MDIO0_MDIO
V3 PRG0_PRU1_GPO2
V4 PRG0_PRU0_GPO14 V4 PRG1_PRU0_GPO0
V5 PRG0_PRU1_GPO17 V5 PRG1_PRU0_GPO11
V6 PRG0_PRU1_GPO10 V6 PRG1_PRU0_GPO13
V7 PRG1_PRU0_GPO18
V8 PRG1_PRU0_GPO3
V9 PRG1_PRU0_GPO16 V9 PRG1_PRU1_GPO15
V10 PRG1_PRU1_GPO12 V10 PRG1_PRU1_GPO6
V11 PRG1_PRU1_GPO1
V12 PRG1_PRU1_GPO19 V12 PRG1_PRU1_GPO3
V13 PRG1_PRU0_GPO5 V13 PRG1_PRU0_GPO7
V14 PRG1_PRU1_GPO9
V15 PRG1_PRU1_GPO7
V16 RSVD V16 VDDA_0P85_USB0
V17 VSS
V18 GPMC0_AD13 V18 USB0_VBUS
V19 GPMC0_AD8
V20 GPMC0_AD6 V20 GPMC0_AD10
V21 GPMC0_AD7 V21 GPMC0_AD3
W1 PRG0_PRU0_GPO19 W1 PRG1_MDIO0_MDC
W2 PRG0_PRU1_GPO1 W2 PRG1_PRU0_GPO12
W3 PRG0_PRU1_GPO4
W4 PRG0_PRU1_GPO11
W5 PRG0_PRU1_GPO7 W5 PRG1_PRU0_GPO1
W6 PRG0_PRU0_GPO9 W6 PRG1_PRU0_GPO16
W7 PRG1_PRU0_GPO19
W8 PRG1_PRU0_GPO2
W9 PRG1_PRU0_GPO13 W9 PRG1_PRU1_GPO14
W10 VSS
W11 PRG1_PRU1_GPO0 W11 PRG1_PRU1_GPO8
W12 PRG1_PRU1_GPO4
W13 PRG1_PRU0_GPO8 W13 PRG1_PRU0_GPO10
W14 PRG1_PRU1_GPO10
W15 RSVD
W16 SERDES0_REFCLK0N W16 PRG1_PRU0_GPO9
W17 SERDES0_REFCLK0P W17 USB0_RCALIB
W18 VSS
W19 GPMC0_WAIT0
W20 GPMC0_AD11 W20 GPMC0_AD11
W21 GPMC0_AD12
Y1 PRG0_PRU0_GPO0 Y1 VSS
Y2 PRG0_PRU1_GPO0 Y2 PRG1_PRU0_GPO6
Y3 PRG0_PRU0_GPO11 Y3 PRG0_PRU0_GPO9
Y4 PRG0_PRU1_GPO12 Y4 PRG1_PRU0_GPO18
Y5 PRG0_PRU1_GPO9 Y5 PRG1_PRU0_GPO3
Y6 PRG1_MDIO0_MDC Y6 PRG1_PRU1_GPO11
Y7 PRG1_PRU0_GPO0 Y7 PRG1_PRU0_GPO15
Y8 PRG1_PRU0_GPO4 Y8 PRG1_PRU1_GPO16
Y9 PRG1_PRU0_GPO15 Y9 PRG1_PRU1_GPO13
Y10 PRG1_PRU1_GPO16 Y10 PRG1_PRU1_GPO1
Y11 PRG1_PRU1_GPO15 Y11 PRG1_PRU1_GPO2
Y12 PRG1_PRU1_GPO3 Y12 PRG1_PRU1_GPO4
Y13 PRG1_PRU1_GPO18 Y13 PRG1_PRU0_GPO8
Y14 VSS Y14 PRG1_PRU1_GPO7
Y15 SERDES0_RX0_N Y15 PRG1_PRU1_GPO18
Y16 SERDES0_RX0_P Y16 PRG1_PRU1_GPO9
Y17 VSS Y17 USB0_ID
Y18 GPMC0_WAIT1 Y18 GPMC0_AD14
Y19 VSS Y19 GPMC0_AD13
Y20 GPMC0_AD15 Y20 GPMC0_AD12
Y21 GPMC0_AD14 Y21 VSS
AA1 VSS AA1 VSS
AA2 PRG0_PRU0_GPO4 AA2 VSS
AA3 PRG0_PRU0_GPO12
AA4 PRG0_PRU1_GPO16 AA4 PRG1_PRU0_GPO2
AA5 PRG0_PRU0_GPO10 AA5 PRG1_PRU0_GPO4
AA6 PRG1_MDIO0_MDIO
AA7 PRG1_PRU0_GPO6 AA7 PRG1_PRU0_GPO14
AA8 PRG1_PRU0_GPO11 AA8 PRG1_PRU1_GPO12
AA9 PRG1_PRU0_GPO14
AA10 PRG1_PRU1_GPO11 AA10 PRG1_PRU1_GPO0
AA11 PRG1_PRU1_GPO14 AA11 PRG1_PRU1_GPO5
AA12 PRG1_PRU1_GPO2
AA13 PRG1_PRU1_GPO5 AA13 PRG1_PRU1_GPO19
AA14 PRG1_PRU1_GPO17 AA14 PRG1_PRU1_GPO17
AA15 VSS
AA16 SERDES0_TX0_N AA16 USB0_DP
AA17 SERDES0_TX0_P AA17 USB0_DM
AA18 VSS
AA19 USB0_DP AA19 GPMC0_AD15
AA20 USB0_DM AA20 VSS
AA21 VSS AA21 VSS