ZHCSNU9G April 2021 – May 2024 AM2431 , AM2432 , AM2434
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | |
---|---|---|---|---|---|---|
分辨率(ALX 封装) | 10 | 位 | ||||
VADC0_VREFP(1) | 正向基准电压 | 1.71 | 1.89 | V | ||
VADC0_VREFN(1) | 负基准电压 | VSS | V | |||
VADC_AIN[7:0] | 模拟输入电压, ADC_AIN[7:0],满量程 |
VSS | VDDA_ADC0 | V | ||
DNL | 微分非线性 | > -1 | +1 | LSB | ||
INL | 积分非线性 | -2 | +2 | LSB | ||
LSBGAIN-ERROR | 增益误差 | ±10 | LSB | |||
LSBOFFSET-ERROR | 偏移量误差 | ±5 | LSB | |||
SNR | 信噪比 | 输入信号: -0.5dB 满量程的 200kHz 正弦波 |
65 | dB | ||
THD | 总谐波失真 | 输入信号: -0.5dB 满量程的 200kHz 正弦波 |
-64 | dB | ||
ZADC_AIN[0:7] | 模拟输入阻抗, ADC0_AIN[7:0] |
(2) | Ω | |||
IIN | 输入漏电流 | ±10 | μA | |||
CSMPL | 采样电容 | 5.5 | pF | |||
采样动态 | ||||||
FSMPL_CLK | ADC0 SMPL_CLK 频率 | 60 | MHz | |||
tC | 转换时间 | 13 | ADC0 SMPL_CLK 周期 |
|||
tACQ | 采集时间 | 2 | 257 | ADC0 SMPL_CLK 周期 |
||
TR | 采样率 | ADC0 SMPL_CLK = 60MHz |
4 | MSPS | ||
通用输入模式(3) | ||||||
VIL | 输入低电压 | 0.35 × VDDA_ADC0 | V | |||
VILSS | 输入低电压稳态 | 0.35 × VDDA_ADC0 | V | |||
VIH | 输入高电压 | 0.65 × VDDA_ADC0 | V | |||
VIHSS | 输入高电压稳态 | 0.65 × VDDA_ADC0 | V | |||
VHYS | 输入迟滞电压 | 200 | mV | |||
II | 输入漏电流 | ADC0_AIN[7:0] = VDDA_ADC0 或 ADC0_AIN[7:0] = VSS |
10 | μA |