ZHCSNU9G April 2021 – May 2024 AM2431 , AM2432 , AM2434
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
MMC1 接口符合 SD 主机控制器标准规范 4.10 和 SD 物理层规范 v3.01 以及 SDIO 规范 v3.00,并支持以下 SD 卡应用:
表 6-77 展示了 MMC1 时序模式所需的 DLL 软件配置设置。
寄存器名称 | MMCSD1_SS_PHY_CTRL_4_REG | MMCSD1_SS_PHY_CTRL_5_REG | ||||
---|---|---|---|---|---|---|
位字段 | [20] | [15:12] | [8] | [4:0] | [2:0] | |
位字段名称 | OTAPDLYENA | OTAPDLYSEL | ITAPDLYENA | ITAPDLYSEL | CLKBUFSEL | |
模式 | 说明 | 延迟 启用 |
延迟 值 |
输入 延迟 启用 |
输入 延迟 值 |
延迟 缓冲器 持续时间 |
默认 速度 |
4 位 PHY 工作 3.3V,25MHz |
0x1 | 0x0 | 0x1 | 0x0 | 0x7 |
高 速 |
4 位 PHY 工作 3.3V,50MHz |
0x1 | 0x0 | 0x1 | 0x0 | 0x7 |
UHS-I SDR12 |
4 位 PHY 工作 1.8V,25MHz |
0x1 | 0xF | 0x1 | 0x0 | 0x7 |
UHS-I SDR25 |
4 位 PHY 工作 1.8V,50MHz |
0x1 | 0xF | 0x1 | 0x0 | 0x7 |
UHS-I SDR50 |
4 位 PHY 工作 1.8V,100MHz |
0x1 | 0xC | 0x1 | 调优(1) | 0x7 |
UHS-I DDR50 |
4 位 PHY 工作 1.8V,50MHz |
0x1 | 0x9 | 0x1 | 调优(1) | 0x7 |
UHS-I SDR104 |
4 位 PHY 工作 1.8V,200MHz |
0x1 | 0x6 | 0x1 | 调优(1) | 0x7 |
表 6-78 展示了 MMC1 的时序条件。
参数 | 最小值 | 最大值 | 单位 | |||
---|---|---|---|---|---|---|
输入条件 | ||||||
SRI | 输入压摆率 | 默认速度,高速 | 0.69 | 2.06 | V/ns | |
UHS–I SDR12,UHS–I SDR25 | 0.34 | 1.34 | V/ns | |||
UHS–I DDR50 | 1 | 2 | V/ns | |||
输出条件 | ||||||
CL | 输出负载电容 | UHS–I DDR50 | 3 | 10 | pF | |
所有其他模式 | 1 | 10 | pF | |||
PCB 连接要求 | ||||||
td(Trace Delay) | 每条引线的传播延迟 | UHS–I DDR50 | 240 | 1134 | ps | |
所有其他模式 | 126 | 1386 | ps | |||
td(Trace Mismatch Delay) | 所有引线之间的传播延迟不匹配 | UHS–I DDR50,UHS–I SDR104 | 20 | ps | ||
所有其他模式 | 100 | ps |