ZHCS488K October 2011 – December 2018 AM3351 , AM3352 , AM3354 , AM3356 , AM3357 , AM3358 , AM3359
PRODUCTION DATA.
The AM335x and AMIC110 Sitara Processors Technical Reference Manual and this document may reference internal signal names when discussing peripheral input and output signals because many of the AM335x package terminals can be multiplexed to one of several peripheral signals. The following table has a Pin Name column that lists all device terminal names and a Signal Name column that lists all internal signal names multiplexed to each terminal which provides a cross reference of internal signal names to terminal names. This table also identifies other important terminal characteristics.
Note: The default mode is the mode at the release of the reset; also see the RESET REL. MODE column.
Note: In the safe_mode, the buffer is configured in high-impedance.
Note: Configuring two terminals to the same input signal is not supported as it can yield unexpected results. This can be easily prevented with the proper software configuration.
ZCE BALL NUMBER [1] | ZCZ BALL NUMBER [1] | PIN NAME [2] | SIGNAL NAME [3] | MODE [4] | TYPE [5] | BALL RESET STATE [6](25) | BALL RESET REL. STATE [7] | RESET REL. MODE [8] | ZCE POWER /
ZCZ POWER [9] |
HYS [10] | BUFFER STRENGTH (mA) [11] | PULLUP /DOWN TYPE [12] | I/O CELL [13] |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|
B8 | B6 | AIN0 | AIN0 | 0 | A (22) | Z | Z | 0 | VDDA_ADC / VDDA_ADC | NA | 25 | NA | Analog |
A11 | C7 | AIN1 | AIN1 | 0 | A (21) | Z | Z | 0 | VDDA_ADC / VDDA_ADC | NA | 25 | NA | Analog |
A8 | B7 | AIN2 | AIN2 | 0 | A (21) | Z | Z | 0 | VDDA_ADC / VDDA_ADC | NA | 25 | NA | Analog |
B11 | A7 | AIN3 | AIN3 | 0 | A (20) | Z | Z | 0 | VDDA_ADC / VDDA_ADC | NA | 25 | NA | Analog |
C8 | C8 | AIN4 | AIN4 | 0 | A (20) | Z | Z | 0 | VDDA_ADC / VDDA_ADC | NA | 25 | NA | Analog |
B12 | B8 | AIN5 | AIN5 | 0 | A | Z | Z | 0 | VDDA_ADC / VDDA_ADC | NA | NA | NA | Analog |
A10 | A8 | AIN6 | AIN6 | 0 | A | Z | Z | 0 | VDDA_ADC / VDDA_ADC | NA | NA | NA | Analog |
A12 | C9 | AIN7 | AIN7 | 0 | A | Z | Z | 0 | VDDA_ADC / VDDA_ADC | NA | NA | NA | Analog |
C13 | C10 | CAP_VBB_MPU | CAP_VBB_MPU | NA | A | ||||||||
D6 | D6 | CAP_VDD_RTC | CAP_VDD_RTC | NA | A | ||||||||
B10 | D9 | CAP_VDD_SRAM_CORE | CAP_VDD_SRAM_CORE | NA | A | ||||||||
D13 | D11 | CAP_VDD_SRAM_MPU | CAP_VDD_SRAM_MPU | NA | A | ||||||||
F3 | F3 | DDR_A0 | ddr_a0 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
J2 | H1 | DDR_A1 | ddr_a1 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
D1 | E4 | DDR_A2 | ddr_a2 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
B3 | C3 | DDR_A3 | ddr_a3 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
E5 | C2 | DDR_A4 | ddr_a4 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
A2 | B1 | DDR_A5 | ddr_a5 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
B1 | D5 | DDR_A6 | ddr_a6 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
D2 | E2 | DDR_A7 | ddr_a7 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
C3 | D4 | DDR_A8 | ddr_a8 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
B2 | C1 | DDR_A9 | ddr_a9 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
E2 | F4 | DDR_A10 | ddr_a10 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
G4 | F2 | DDR_A11 | ddr_a11 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
F4 | E3 | DDR_A12 | ddr_a12 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
H1 | H3 | DDR_A13 | ddr_a13 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
H3 | H4 | DDR_A14 | ddr_a14 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
E3 | D3 | DDR_A15 | ddr_a15 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
A3 | C4 | DDR_BA0 | ddr_ba0 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
E1 | E1 | DDR_BA1 | ddr_ba1 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
B4 | B3 | DDR_BA2 | ddr_ba2 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
F1 | F1 | DDR_CASn | ddr_casn | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
C2 | D2 | DDR_CK | ddr_ck | 0 | O | L | 0 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
G3 | G3 | DDR_CKE | ddr_cke | 0 | O | L | 0 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
C1 | D1 | DDR_CKn | ddr_nck | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
H2 | H2 | DDR_CSn0 | ddr_csn0 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
N4 | M3 | DDR_D0 | ddr_d0 | 0 | I/O | L | Z | 0 | VDDS_DDR / VDDS_DDR | Yes | 8 | PU/PD | LVCMOS/SSTL/HSTL |
P4 | M4 | DDR_D1 | ddr_d1 | 0 | I/O | L | Z | 0 | VDDS_DDR / VDDS_DDR | Yes | 8 | PU/PD | LVCMOS/SSTL/HSTL |
P2 | N1 | DDR_D2 | ddr_d2 | 0 | I/O | L | Z | 0 | VDDS_DDR / VDDS_DDR | Yes | 8 | PU/PD | LVCMOS/SSTL/HSTL |
P1 | N2 | DDR_D3 | ddr_d3 | 0 | I/O | L | Z | 0 | VDDS_DDR / VDDS_DDR | Yes | 8 | PU/PD | LVCMOS/SSTL/HSTL |
P3 | N3 | DDR_D4 | ddr_d4 | 0 | I/O | L | Z | 0 | VDDS_DDR / VDDS_DDR | Yes | 8 | PU/PD | LVCMOS/SSTL/HSTL |
T1 | N4 | DDR_D5 | ddr_d5 | 0 | I/O | L | Z | 0 | VDDS_DDR / VDDS_DDR | Yes | 8 | PU/PD | LVCMOS/SSTL/HSTL |
T2 | P3 | DDR_D6 | ddr_d6 | 0 | I/O | L | Z | 0 | VDDS_DDR / VDDS_DDR | Yes | 8 | PU/PD | LVCMOS/SSTL/HSTL |
R3 | P4 | DDR_D7 | ddr_d7 | 0 | I/O | L | Z | 0 | VDDS_DDR / VDDS_DDR | Yes | 8 | PU/PD | LVCMOS/SSTL/HSTL |
K2 | J1 | DDR_D8 | ddr_d8 | 0 | I/O | L | Z | 0 | VDDS_DDR / VDDS_DDR | Yes | 8 | PU/PD | LVCMOS/SSTL/HSTL |
K1 | K1 | DDR_D9 | ddr_d9 | 0 | I/O | L | Z | 0 | VDDS_DDR / VDDS_DDR | Yes | 8 | PU/PD | LVCMOS/SSTL/HSTL |
M3 | K2 | DDR_D10 | ddr_d10 | 0 | I/O | L | Z | 0 | VDDS_DDR / VDDS_DDR | Yes | 8 | PU/PD | LVCMOS/SSTL/HSTL |
M4 | K3 | DDR_D11 | ddr_d11 | 0 | I/O | L | Z | 0 | VDDS_DDR / VDDS_DDR | Yes | 8 | PU/PD | LVCMOS/SSTL/HSTL |
M2 | K4 | DDR_D12 | ddr_d12 | 0 | I/O | L | Z | 0 | VDDS_DDR / VDDS_DDR | Yes | 8 | PU/PD | LVCMOS/SSTL/HSTL |
M1 | L3 | DDR_D13 | ddr_d13 | 0 | I/O | L | Z | 0 | VDDS_DDR / VDDS_DDR | Yes | 8 | PU/PD | LVCMOS/SSTL/HSTL |
N2 | L4 | DDR_D14 | ddr_d14 | 0 | I/O | L | Z | 0 | VDDS_DDR / VDDS_DDR | Yes | 8 | PU/PD | LVCMOS/SSTL/HSTL |
N1 | M1 | DDR_D15 | ddr_d15 | 0 | I/O | L | Z | 0 | VDDS_DDR / VDDS_DDR | Yes | 8 | PU/PD | LVCMOS/SSTL/HSTL |
N3 | M2 | DDR_DQM0 | ddr_dqm0 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
K3 | J2 | DDR_DQM1 | ddr_dqm1 | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
R1 | P1 | DDR_DQS0 | ddr_dqs0 | 0 | I/O | L | Z | 0 | VDDS_DDR / VDDS_DDR | Yes | 8 | PU/PD | LVCMOS/SSTL/HSTL |
L1 | L1 | DDR_DQS1 | ddr_dqs1 | 0 | I/O | L | Z | 0 | VDDS_DDR / VDDS_DDR | Yes | 8 | PU/PD | LVCMOS/SSTL/HSTL |
R2 | P2 | DDR_DQSn0 | ddr_dqsn0 | 0 | I/O | H | Z | 0 | VDDS_DDR / VDDS_DDR | Yes | 8 | PU/PD | LVCMOS/SSTL/HSTL |
L2 | L2 | DDR_DQSn1 | ddr_dqsn1 | 0 | I/O | H | Z | 0 | VDDS_DDR / VDDS_DDR | Yes | 8 | PU/PD | LVCMOS/SSTL/HSTL |
G1 | G1 | DDR_ODT | ddr_odt | 0 | O | L | 0 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
F2 | G4 | DDR_RASn | ddr_rasn | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
G2 | G2 | DDR_RESETn | ddr_resetn | 0 | O | L | 0 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
H4 | J4 | DDR_VREF | ddr_vref | 0 | A (18) | NA | NA | NA | VDDS_DDR / VDDS_DDR | NA | NA | NA | Analog |
J1 | J3 | DDR_VTP | ddr_vtp | 0 | I (19) | NA | NA | NA | VDDS_DDR / VDDS_DDR | NA | NA | NA | Analog |
A4 | B2 | DDR_WEn | ddr_wen | 0 | O | H | 1 | 0 | VDDS_DDR / VDDS_DDR | NA | 8 | PU/PD | LVCMOS/SSTL/HSTL |
E18 | C18 | ECAP0_IN_PWM0_OUT | eCAP0_in_PWM0_out | 0 | I/O | Z | L | 7 | VDDSHV6 / VDDSHV6 | Yes | 4 | PU/PD | LVCMOS |
uart3_txd | 1 | O | |||||||||||
spi1_cs1 | 2 | I/O | |||||||||||
pr1_ecap0_ecap_capin_apwm_o | 3 | I/O | |||||||||||
spi1_sclk | 4 | I/O | |||||||||||
mmc0_sdwp | 5 | I | |||||||||||
xdma_event_intr2 | 6 | I | |||||||||||
gpio0_7 | 7 | I/O | |||||||||||
A15 | C14 | EMU0 | EMU0 | 0 | I/O | H | H | 0 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpio3_7 | 7 | I/O | |||||||||||
D14 | B14 | EMU1 | EMU1 | 0 | I/O | H | H | 0 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpio3_8 | 7 | I/O | |||||||||||
C17 | B18 | EXTINTn | nNMI | 0 | I | Z | H | 0 | VDDSHV6 / VDDSHV6 | Yes | NA | PU/PD | LVCMOS |
B5 | C5 | EXT_WAKEUP | EXT_WAKEUP | 0 | I | L | Z | 0 | VDDS_RTC / VDDS_RTC | Yes | NA | NA | LVCMOS |
NA | R13 | GPMC_A0 | gpmc_a0 | 0 | O | L | L | 7 | NA / VDDSHV3 | Yes | 6 | PU/PD | LVCMOS |
gmii2_txen | 1 | O | |||||||||||
rgmii2_tctl | 2 | O | |||||||||||
rmii2_txen | 3 | O | |||||||||||
gpmc_a16 | 4 | O | |||||||||||
pr1_mii_mt1_clk | 5 | I | |||||||||||
ehrpwm1_tripzone_input | 6 | I | |||||||||||
gpio1_16 | 7 | I/O | |||||||||||
NA | V14 | GPMC_A1 | gpmc_a1 | 0 | O | L | L | 7 | NA / VDDSHV3 | Yes | 6 | PU/PD | LVCMOS |
gmii2_rxdv | 1 | I | |||||||||||
rgmii2_rctl | 2 | I | |||||||||||
mmc2_dat0 | 3 | I/O | |||||||||||
gpmc_a17 | 4 | O | |||||||||||
pr1_mii1_txd3 | 5 | O | |||||||||||
ehrpwm0_synco | 6 | O | |||||||||||
gpio1_17 | 7 | I/O | |||||||||||
NA | U14 | GPMC_A2 | gpmc_a2 | 0 | O | L | L | 7 | NA / VDDSHV3 | Yes | 6 | PU/PD | LVCMOS |
gmii2_txd3 | 1 | O | |||||||||||
rgmii2_td3 | 2 | O | |||||||||||
mmc2_dat1 | 3 | I/O | |||||||||||
gpmc_a18 | 4 | O | |||||||||||
pr1_mii1_txd2 | 5 | O | |||||||||||
ehrpwm1A | 6 | O | |||||||||||
gpio1_18 | 7 | I/O | |||||||||||
NA | T14 | GPMC_A3 | gpmc_a3 | 0 | O | L | L | 7 | NA / VDDSHV3 | Yes | 6 | PU/PD | LVCMOS |
gmii2_txd2 | 1 | O | |||||||||||
rgmii2_td2 | 2 | O | |||||||||||
mmc2_dat2 | 3 | I/O | |||||||||||
gpmc_a19 | 4 | O | |||||||||||
pr1_mii1_txd1 | 5 | O | |||||||||||
ehrpwm1B | 6 | O | |||||||||||
gpio1_19 | 7 | I/O | |||||||||||
NA | R14 | GPMC_A4 | gpmc_a4 | 0 | O | L | L | 7 | NA / VDDSHV3 | Yes | 6 | PU/PD | LVCMOS |
gmii2_txd1 | 1 | O | |||||||||||
rgmii2_td1 | 2 | O | |||||||||||
rmii2_txd1 | 3 | O | |||||||||||
gpmc_a20 | 4 | O | |||||||||||
pr1_mii1_txd0 | 5 | O | |||||||||||
eQEP1A_in | 6 | I | |||||||||||
gpio1_20 | 7 | I/O | |||||||||||
NA | V15 | GPMC_A5 | gpmc_a5 | 0 | O | L | L | 7 | NA / VDDSHV3 | Yes | 6 | PU/PD | LVCMOS |
gmii2_txd0 | 1 | O | |||||||||||
rgmii2_td0 | 2 | O | |||||||||||
rmii2_txd0 | 3 | O | |||||||||||
gpmc_a21 | 4 | O | |||||||||||
pr1_mii1_rxd3 | 5 | I | |||||||||||
eQEP1B_in | 6 | I | |||||||||||
gpio1_21 | 7 | I/O | |||||||||||
NA | U15 | GPMC_A6 | gpmc_a6 | 0 | O | L | L | 7 | NA / VDDSHV3 | Yes | 6 | PU/PD | LVCMOS |
gmii2_txclk | 1 | I | |||||||||||
rgmii2_tclk | 2 | O | |||||||||||
mmc2_dat4 | 3 | I/O | |||||||||||
gpmc_a22 | 4 | O | |||||||||||
pr1_mii1_rxd2 | 5 | I | |||||||||||
eQEP1_index | 6 | I/O | |||||||||||
gpio1_22 | 7 | I/O | |||||||||||
NA | T15 | GPMC_A7 | gpmc_a7 | 0 | O | L | L | 7 | NA / VDDSHV3 | Yes | 6 | PU/PD | LVCMOS |
gmii2_rxclk | 1 | I | |||||||||||
rgmii2_rclk | 2 | I | |||||||||||
mmc2_dat5 | 3 | I/O | |||||||||||
gpmc_a23 | 4 | O | |||||||||||
pr1_mii1_rxd1 | 5 | I | |||||||||||
eQEP1_strobe | 6 | I/O | |||||||||||
gpio1_23 | 7 | I/O | |||||||||||
NA | V16 | GPMC_A8 | gpmc_a8 | 0 | O | L | L | 7 | NA / VDDSHV3 | Yes | 6 | PU/PD | LVCMOS |
gmii2_rxd3 | 1 | I | |||||||||||
rgmii2_rd3 | 2 | I | |||||||||||
mmc2_dat6 | 3 | I/O | |||||||||||
gpmc_a24 | 4 | O | |||||||||||
pr1_mii1_rxd0 | 5 | I | |||||||||||
mcasp0_aclkx | 6 | I/O | |||||||||||
gpio1_24 | 7 | I/O | |||||||||||
NA | U16 | GPMC_A9 (10) | gpmc_a9 | 0 | O | L | L | 7 | NA / VDDSHV3 | Yes | 6 | PU/PD | LVCMOS |
gmii2_rxd2 | 1 | I | |||||||||||
rgmii2_rd2 | 2 | I | |||||||||||
mmc2_dat7 / rmii2_crs_dv | 3 | I/O | |||||||||||
gpmc_a25 | 4 | O | |||||||||||
pr1_mii_mr1_clk | 5 | I | |||||||||||
mcasp0_fsx | 6 | I/O | |||||||||||
gpio1_25 | 7 | I/O | |||||||||||
NA | T16 | GPMC_A10 | gpmc_a10 | 0 | O | L | L | 7 | NA / VDDSHV3 | Yes | 6 | PU/PD | LVCMOS |
gmii2_rxd1 | 1 | I | |||||||||||
rgmii2_rd1 | 2 | I | |||||||||||
rmii2_rxd1 | 3 | I | |||||||||||
gpmc_a26 | 4 | O | |||||||||||
pr1_mii1_rxdv | 5 | I | |||||||||||
mcasp0_axr0 | 6 | I/O | |||||||||||
gpio1_26 | 7 | I/O | |||||||||||
NA | V17 | GPMC_A11 | gpmc_a11 | 0 | O | L | L | 7 | NA / VDDSHV3 | Yes | 6 | PU/PD | LVCMOS |
gmii2_rxd0 | 1 | I | |||||||||||
rgmii2_rd0 | 2 | I | |||||||||||
rmii2_rxd0 | 3 | I | |||||||||||
gpmc_a27 | 4 | O | |||||||||||
pr1_mii1_rxer | 5 | I | |||||||||||
mcasp0_axr1 | 6 | I/O | |||||||||||
gpio1_27 | 7 | I/O | |||||||||||
W10 | U7 | GPMC_AD0 | gpmc_ad0 | 0 | I/O | L | L | 7 | VDDSHV1 / VDDSHV1 | Yes | 6 | PU/PD | LVCMOS |
mmc1_dat0 | 1 | I/O | |||||||||||
gpio1_0 | 7 | I/O | |||||||||||
V9 | V7 | GPMC_AD1 | gpmc_ad1 | 0 | I/O | L | L | 7 | VDDSHV1 / VDDSHV1 | Yes | 6 | PU/PD | LVCMOS |
mmc1_dat1 | 1 | I/O | |||||||||||
gpio1_1 | 7 | I/O | |||||||||||
V12 | R8 | GPMC_AD2 | gpmc_ad2 | 0 | I/O | L | L | 7 | VDDSHV1 / VDDSHV1 | Yes | 6 | PU/PD | LVCMOS |
mmc1_dat2 | 1 | I/O | |||||||||||
gpio1_2 | 7 | I/O | |||||||||||
W13 | T8 | GPMC_AD3 | gpmc_ad3 | 0 | I/O | L | L | 7 | VDDSHV1 / VDDSHV1 | Yes | 6 | PU/PD | LVCMOS |
mmc1_dat3 | 1 | I/O | |||||||||||
gpio1_3 | 7 | I/O | |||||||||||
V13 | U8 | GPMC_AD4 | gpmc_ad4 | 0 | I/O | L | L | 7 | VDDSHV1 / VDDSHV1 | Yes | 6 | PU/PD | LVCMOS |
mmc1_dat4 | 1 | I/O | |||||||||||
gpio1_4 | 7 | I/O | |||||||||||
W14 | V8 | GPMC_AD5 | gpmc_ad5 | 0 | I/O | L | L | 7 | VDDSHV1 / VDDSHV1 | Yes | 6 | PU/PD | LVCMOS |
mmc1_dat5 | 1 | I/O | |||||||||||
gpio1_5 | 7 | I/O | |||||||||||
U14 | R9 | GPMC_AD6 | gpmc_ad6 | 0 | I/O | L | L | 7 | VDDSHV1 / VDDSHV1 | Yes | 6 | PU/PD | LVCMOS |
mmc1_dat6 | 1 | I/O | |||||||||||
gpio1_6 | 7 | I/O | |||||||||||
W15 | T9 | GPMC_AD7 | gpmc_ad7 | 0 | I/O | L | L | 7 | VDDSHV1 / VDDSHV1 | Yes | 6 | PU/PD | LVCMOS |
mmc1_dat7 | 1 | I/O | |||||||||||
gpio1_7 | 7 | I/O | |||||||||||
V15 | U10 | GPMC_AD8 | gpmc_ad8 | 0 | I/O | L | L | 7 | VDDSHV1 / VDDSHV2 | Yes | 6 | PU/PD | LVCMOS |
lcd_data23 | 1 | O | |||||||||||
mmc1_dat0 | 2 | I/O | |||||||||||
mmc2_dat4 | 3 | I/O | |||||||||||
ehrpwm2A | 4 | O | |||||||||||
pr1_mii_mt0_clk | 5 | I | |||||||||||
gpio0_22 | 7 | I/O | |||||||||||
W16 | T10 | GPMC_AD9 | gpmc_ad9 | 0 | I/O | L | L | 7 | VDDSHV1 / VDDSHV2 | Yes | 6 | PU/PD | LVCMOS |
lcd_data22 | 1 | O | |||||||||||
mmc1_dat1 | 2 | I/O | |||||||||||
mmc2_dat5 | 3 | I/O | |||||||||||
ehrpwm2B | 4 | O | |||||||||||
pr1_mii0_col | 5 | I | |||||||||||
gpio0_23 | 7 | I/O | |||||||||||
T12 | T11 | GPMC_AD10 | gpmc_ad10 | 0 | I/O | L | L | 7 | VDDSHV1 / VDDSHV2 | Yes | 6 | PU/PD | LVCMOS |
lcd_data21 | 1 | O | |||||||||||
mmc1_dat2 | 2 | I/O | |||||||||||
mmc2_dat6 | 3 | I/O | |||||||||||
ehrpwm2_tripzone_input | 4 | I | |||||||||||
pr1_mii0_txen | 5 | O | |||||||||||
gpio0_26 | 7 | I/O | |||||||||||
U12 | U12 | GPMC_AD11 | gpmc_ad11 | 0 | I/O | L | L | 7 | VDDSHV1 / VDDSHV2 | Yes | 6 | PU/PD | LVCMOS |
lcd_data20 | 1 | O | |||||||||||
mmc1_dat3 | 2 | I/O | |||||||||||
mmc2_dat7 | 3 | I/O | |||||||||||
ehrpwm0_synco | 4 | O | |||||||||||
pr1_mii0_txd3 | 5 | O | |||||||||||
gpio0_27 | 7 | I/O | |||||||||||
U13 | T12 | GPMC_AD12 | gpmc_ad12 | 0 | I/O | L | L | 7 | VDDSHV1 / VDDSHV2 | Yes | 6 | PU/PD | LVCMOS |
lcd_data19 | 1 | O | |||||||||||
mmc1_dat4 | 2 | I/O | |||||||||||
mmc2_dat0 | 3 | I/O | |||||||||||
eQEP2A_in | 4 | I | |||||||||||
pr1_mii0_txd2 | 5 | O | |||||||||||
pr1_pru0_pru_r30_14 | 6 | O | |||||||||||
gpio1_12 | 7 | I/O | |||||||||||
T13 | R12 | GPMC_AD13 | gpmc_ad13 | 0 | I/O | L | L | 7 | VDDSHV1 / VDDSHV2 | Yes | 6 | PU/PD | LVCMOS |
lcd_data18 | 1 | O | |||||||||||
mmc1_dat5 | 2 | I/O | |||||||||||
mmc2_dat1 | 3 | I/O | |||||||||||
eQEP2B_in | 4 | I | |||||||||||
pr1_mii0_txd1 | 5 | O | |||||||||||
pr1_pru0_pru_r30_15 | 6 | O | |||||||||||
gpio1_13 | 7 | I/O | |||||||||||
W17 | V13 | GPMC_AD14 | gpmc_ad14 | 0 | I/O | L | L | 7 | VDDSHV1 / VDDSHV2 | Yes | 6 | PU/PD | LVCMOS |
lcd_data17 | 1 | O | |||||||||||
mmc1_dat6 | 2 | I/O | |||||||||||
mmc2_dat2 | 3 | I/O | |||||||||||
eQEP2_index | 4 | I/O | |||||||||||
pr1_mii0_txd0 | 5 | O | |||||||||||
pr1_pru0_pru_r31_14 | 6 | I | |||||||||||
gpio1_14 | 7 | I/O | |||||||||||
V17 | U13 | GPMC_AD15 | gpmc_ad15 | 0 | I/O | L | L | 7 | VDDSHV1 / VDDSHV2 | Yes | 6 | PU/PD | LVCMOS |
lcd_data16 | 1 | O | |||||||||||
mmc1_dat7 | 2 | I/O | |||||||||||
mmc2_dat3 | 3 | I/O | |||||||||||
eQEP2_strobe | 4 | I/O | |||||||||||
pr1_ecap0_ecap_capin_apwm_o | 5 | I/O | |||||||||||
pr1_pru0_pru_r31_15 | 6 | I | |||||||||||
gpio1_15 | 7 | I/O | |||||||||||
V10 | R7 | GPMC_ADVn_ALE | gpmc_advn_ale | 0 | O | H | H | 7 | VDDSHV1 / VDDSHV1 | Yes | 6 | PU/PD | LVCMOS |
timer4 | 2 | I/O | |||||||||||
gpio2_2 | 7 | I/O | |||||||||||
V8 | T6 | GPMC_BEn0_CLE | gpmc_be0n_cle | 0 | O | H | H | 7 | VDDSHV1 / VDDSHV1 | Yes | 6 | PU/PD | LVCMOS |
timer5 | 2 | I/O | |||||||||||
gpio2_5 | 7 | I/O | |||||||||||
V18 | U18 | GPMC_BEn1 | gpmc_be1n | 0 | O | H | H | 7 | VDDSHV1 / VDDSHV3 | Yes | 6 | PU/PD | LVCMOS |
gmii2_col | 1 | I | |||||||||||
gpmc_csn6 | 2 | O | |||||||||||
mmc2_dat3 | 3 | I/O | |||||||||||
gpmc_dir | 4 | O | |||||||||||
pr1_mii1_rxlink | 5 | I | |||||||||||
mcasp0_aclkr | 6 | I/O | |||||||||||
gpio1_28 | 7 | I/O | |||||||||||
V16 | V12 | GPMC_CLK | gpmc_clk | 0 | I/O | L | L | 7 | VDDSHV1 / VDDSHV2 | Yes | 6 | PU/PD | LVCMOS |
lcd_memory_clk | 1 | O | |||||||||||
gpmc_wait1 | 2 | I | |||||||||||
mmc2_clk | 3 | I/O | |||||||||||
pr1_mii1_crs | 4 | I | |||||||||||
pr1_mdio_mdclk | 5 | O | |||||||||||
mcasp0_fsr | 6 | I/O | |||||||||||
gpio2_1 | 7 | I/O | |||||||||||
W8 | V6 | GPMC_CSn0 | gpmc_csn0 | 0 | O | H | H | 7 | VDDSHV1 / VDDSHV1 | Yes | 6 | PU/PD | LVCMOS |
gpio1_29 | 7 | I/O | |||||||||||
V14 | U9 | GPMC_CSn1 | gpmc_csn1 | 0 | O | H | H | 7 | VDDSHV1 / VDDSHV1 | Yes | 6 | PU/PD | LVCMOS |
gpmc_clk | 1 | I/O | |||||||||||
mmc1_clk | 2 | I/O | |||||||||||
pr1_edio_data_in6 | 3 | I | |||||||||||
pr1_edio_data_out6 | 4 | O | |||||||||||
pr1_pru1_pru_r30_12 | 5 | O | |||||||||||
pr1_pru1_pru_r31_12 | 6 | I | |||||||||||
gpio1_30 | 7 | I/O | |||||||||||
U15 | V9 | GPMC_CSn2 | gpmc_csn2 | 0 | O | H | H | 7 | VDDSHV1 / VDDSHV1 | Yes | 6 | PU/PD | LVCMOS |
gpmc_be1n | 1 | O | |||||||||||
mmc1_cmd | 2 | I/O | |||||||||||
pr1_edio_data_in7 | 3 | I | |||||||||||
pr1_edio_data_out7 | 4 | O | |||||||||||
pr1_pru1_pru_r30_13 | 5 | O | |||||||||||
pr1_pru1_pru_r31_13 | 6 | I | |||||||||||
gpio1_31 | 7 | I/O | |||||||||||
U17 | T13 | GPMC_CSn3 (6) | gpmc_csn3 | 0 | O | H | H | 7 | VDDSHV1 / VDDSHV2 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a3 | 1 | O | |||||||||||
rmii2_crs_dv | 2 | I | |||||||||||
mmc2_cmd | 3 | I/O | |||||||||||
pr1_mii0_crs | 4 | I | |||||||||||
pr1_mdio_data | 5 | I/O | |||||||||||
EMU4 | 6 | I/O | |||||||||||
gpio2_0 | 7 | I/O | |||||||||||
W9 | T7 | GPMC_OEn_REn | gpmc_oen_ren | 0 | O | H | H | 7 | VDDSHV1 / VDDSHV1 | Yes | 6 | PU/PD | LVCMOS |
timer7 | 2 | I/O | |||||||||||
gpio2_3 | 7 | I/O | |||||||||||
R15 | T17 | GPMC_WAIT0 | gpmc_wait0 | 0 | I | H | H | 7 | VDDSHV1 / VDDSHV3 | Yes | 6 | PU/PD | LVCMOS |
gmii2_crs | 1 | I | |||||||||||
gpmc_csn4 | 2 | O | |||||||||||
rmii2_crs_dv | 3 | I | |||||||||||
mmc1_sdcd | 4 | I | |||||||||||
pr1_mii1_col | 5 | I | |||||||||||
uart4_rxd | 6 | I | |||||||||||
gpio0_30 | 7 | I/O | |||||||||||
U8 | U6 | GPMC_WEn | gpmc_wen | 0 | O | H | H | 7 | VDDSHV1 / VDDSHV1 | Yes | 6 | PU/PD | LVCMOS |
timer6 | 2 | I/O | |||||||||||
gpio2_4 | 7 | I/O | |||||||||||
W18 | U17 | GPMC_WPn | gpmc_wpn | 0 | O | H | H | 7 | VDDSHV1 / VDDSHV3 | Yes | 6 | PU/PD | LVCMOS |
gmii2_rxerr | 1 | I | |||||||||||
gpmc_csn5 | 2 | O | |||||||||||
rmii2_rxerr | 3 | I | |||||||||||
mmc2_sdcd | 4 | I | |||||||||||
pr1_mii1_txen | 5 | O | |||||||||||
uart4_txd | 6 | O | |||||||||||
gpio0_31 | 7 | I/O | |||||||||||
C18 | C17 | I2C0_SDA | I2C0_SDA | 0 | I/OD | Z | H | 7 | VDDSHV6 / VDDSHV6 | Yes | 4 | PU/PD | LVCMOS |
timer4 | 1 | I/O | |||||||||||
uart2_ctsn | 2 | I | |||||||||||
eCAP2_in_PWM2_out | 3 | I/O | |||||||||||
gpio3_5 | 7 | I/O | |||||||||||
B19 | C16 | I2C0_SCL | I2C0_SCL | 0 | I/OD | Z | H | 7 | VDDSHV6 / VDDSHV6 | Yes | 4 | PU/PD | LVCMOS |
timer7 | 1 | I/O | |||||||||||
uart2_rtsn | 2 | O | |||||||||||
eCAP1_in_PWM1_out | 3 | I/O | |||||||||||
gpio3_6 | 7 | I/O | |||||||||||
W7 | R6 | LCD_AC_BIAS_EN | lcd_ac_bias_en | 0 | O | Z | L | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a11 | 1 | O | |||||||||||
pr1_mii1_crs | 2 | I | |||||||||||
pr1_edio_data_in5 | 3 | I | |||||||||||
pr1_edio_data_out5 | 4 | O | |||||||||||
pr1_pru1_pru_r30_11 | 5 | O | |||||||||||
pr1_pru1_pru_r31_11 | 6 | I | |||||||||||
gpio2_25 | 7 | I/O | |||||||||||
U1 | R1 | LCD_DATA0 (5) | lcd_data0 | 0 | I/O | Z | Z | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a0 | 1 | O | |||||||||||
pr1_mii_mt0_clk | 2 | I | |||||||||||
ehrpwm2A | 3 | O | |||||||||||
pr1_pru1_pru_r30_0 | 5 | O | |||||||||||
pr1_pru1_pru_r31_0 | 6 | I | |||||||||||
gpio2_6 | 7 | I/O | |||||||||||
U2 | R2 | LCD_DATA1 (5) | lcd_data1 | 0 | I/O | Z | Z | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a1 | 1 | O | |||||||||||
pr1_mii0_txen | 2 | O | |||||||||||
ehrpwm2B | 3 | O | |||||||||||
pr1_pru1_pru_r30_1 | 5 | O | |||||||||||
pr1_pru1_pru_r31_1 | 6 | I | |||||||||||
gpio2_7 | 7 | I/O | |||||||||||
V1 | R3 | LCD_DATA2 (5) | lcd_data2 | 0 | I/O | Z | Z | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a2 | 1 | O | |||||||||||
pr1_mii0_txd3 | 2 | O | |||||||||||
ehrpwm2_tripzone_input | 3 | I | |||||||||||
pr1_pru1_pru_r30_2 | 5 | O | |||||||||||
pr1_pru1_pru_r31_2 | 6 | I | |||||||||||
gpio2_8 | 7 | I/O | |||||||||||
V2 | R4 | LCD_DATA3 (5) | lcd_data3 | 0 | I/O | Z | Z | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a3 | 1 | O | |||||||||||
pr1_mii0_txd2 | 2 | O | |||||||||||
ehrpwm0_synco | 3 | O | |||||||||||
pr1_pru1_pru_r30_3 | 5 | O | |||||||||||
pr1_pru1_pru_r31_3 | 6 | I | |||||||||||
gpio2_9 | 7 | I/O | |||||||||||
W2 | T1 | LCD_DATA4 (5) | lcd_data4 | 0 | I/O | Z | Z | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a4 | 1 | O | |||||||||||
pr1_mii0_txd1 | 2 | O | |||||||||||
eQEP2A_in | 3 | I | |||||||||||
pr1_pru1_pru_r30_4 | 5 | O | |||||||||||
pr1_pru1_pru_r31_4 | 6 | I | |||||||||||
gpio2_10 | 7 | I/O | |||||||||||
W3 | T2 | LCD_DATA5 (5) | lcd_data5 | 0 | I/O | Z | Z | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a5 | 1 | O | |||||||||||
pr1_mii0_txd0 | 2 | O | |||||||||||
eQEP2B_in | 3 | I | |||||||||||
pr1_pru1_pru_r30_5 | 5 | O | |||||||||||
pr1_pru1_pru_r31_5 | 6 | I | |||||||||||
gpio2_11 | 7 | I/O | |||||||||||
V3 | T3 | LCD_DATA6 (5) | lcd_data6 | 0 | I/O | Z | Z | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a6 | 1 | O | |||||||||||
pr1_edio_data_in6 | 2 | I | |||||||||||
eQEP2_index | 3 | I/O | |||||||||||
pr1_edio_data_out6 | 4 | O | |||||||||||
pr1_pru1_pru_r30_6 | 5 | O | |||||||||||
pr1_pru1_pru_r31_6 | 6 | I | |||||||||||
gpio2_12 | 7 | I/O | |||||||||||
U3 | T4 | LCD_DATA7 (5) | lcd_data7 | 0 | I/O | Z | Z | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a7 | 1 | O | |||||||||||
pr1_edio_data_in7 | 2 | I | |||||||||||
eQEP2_strobe | 3 | I/O | |||||||||||
pr1_edio_data_out7 | 4 | O | |||||||||||
pr1_pru1_pru_r30_7 | 5 | O | |||||||||||
pr1_pru1_pru_r31_7 | 6 | I | |||||||||||
gpio2_13 | 7 | I/O | |||||||||||
V4 | U1 | LCD_DATA8 (5) | lcd_data8 | 0 | I/O | Z | Z | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a12 | 1 | O | |||||||||||
ehrpwm1_tripzone_input | 2 | I | |||||||||||
mcasp0_aclkx | 3 | I/O | |||||||||||
uart5_txd | 4 | O | |||||||||||
pr1_mii0_rxd3 | 5 | I | |||||||||||
uart2_ctsn | 6 | I | |||||||||||
gpio2_14 | 7 | I/O | |||||||||||
W4 | U2 | LCD_DATA9 (5) | lcd_data9 | 0 | I/O | Z | Z | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a13 | 1 | O | |||||||||||
ehrpwm0_synco | 2 | O | |||||||||||
mcasp0_fsx | 3 | I/O | |||||||||||
uart5_rxd | 4 | I | |||||||||||
pr1_mii0_rxd2 | 5 | I | |||||||||||
uart2_rtsn | 6 | O | |||||||||||
gpio2_15 | 7 | I/O | |||||||||||
U5 | U3 | LCD_DATA10 (5) | lcd_data10 | 0 | I/O | Z | Z | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a14 | 1 | O | |||||||||||
ehrpwm1A | 2 | O | |||||||||||
mcasp0_axr0 | 3 | I/O | |||||||||||
pr1_mii0_rxd1 | 5 | I | |||||||||||
uart3_ctsn | 6 | I | |||||||||||
gpio2_16 | 7 | I/O | |||||||||||
V5 | U4 | LCD_DATA11 (5) | lcd_data11 | 0 | I/O | Z | Z | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a15 | 1 | O | |||||||||||
ehrpwm1B | 2 | O | |||||||||||
mcasp0_ahclkr | 3 | I/O | |||||||||||
mcasp0_axr2 | 4 | I/O | |||||||||||
pr1_mii0_rxd0 | 5 | I | |||||||||||
uart3_rtsn | 6 | O | |||||||||||
gpio2_17 | 7 | I/O | |||||||||||
V6 | V2 | LCD_DATA12 (5) | lcd_data12 | 0 | I/O | Z | Z | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a16 | 1 | O | |||||||||||
eQEP1A_in | 2 | I | |||||||||||
mcasp0_aclkr | 3 | I/O | |||||||||||
mcasp0_axr2 | 4 | I/O | |||||||||||
pr1_mii0_rxlink | 5 | I | |||||||||||
uart4_ctsn | 6 | I | |||||||||||
gpio0_8 | 7 | I/O | |||||||||||
U6 | V3 | LCD_DATA13 (5) | lcd_data13 | 0 | I/O | Z | Z | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a17 | 1 | O | |||||||||||
eQEP1B_in | 2 | I | |||||||||||
mcasp0_fsr | 3 | I/O | |||||||||||
mcasp0_axr3 | 4 | I/O | |||||||||||
pr1_mii0_rxer | 5 | I | |||||||||||
uart4_rtsn | 6 | O | |||||||||||
gpio0_9 | 7 | I/O | |||||||||||
W6 | V4 | LCD_DATA14 (5) | lcd_data14 | 0 | I/O | Z | Z | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a18 | 1 | O | |||||||||||
eQEP1_index | 2 | I/O | |||||||||||
mcasp0_axr1 | 3 | I/O | |||||||||||
uart5_rxd | 4 | I | |||||||||||
pr1_mii_mr0_clk | 5 | I | |||||||||||
uart5_ctsn | 6 | I | |||||||||||
gpio0_10 | 7 | I/O | |||||||||||
V7 | T5 | LCD_DATA15 (5) | lcd_data15 | 0 | I/O | Z | Z | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a19 | 1 | O | |||||||||||
eQEP1_strobe | 2 | I/O | |||||||||||
mcasp0_ahclkx | 3 | I/O | |||||||||||
mcasp0_axr3 | 4 | I/O | |||||||||||
pr1_mii0_rxdv | 5 | I | |||||||||||
uart5_rtsn | 6 | O | |||||||||||
gpio0_11 | 7 | I/O | |||||||||||
T7 | R5 | LCD_HSYNC (7) | lcd_hsync | 0 | O | Z | L | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a9 | 1 | O | |||||||||||
gpmc_a2 | 2 | O | |||||||||||
pr1_edio_data_in3 | 3 | I | |||||||||||
pr1_edio_data_out3 | 4 | O | |||||||||||
pr1_pru1_pru_r30_9 | 5 | O | |||||||||||
pr1_pru1_pru_r31_9 | 6 | I | |||||||||||
gpio2_23 | 7 | I/O | |||||||||||
W5 | V5 | LCD_PCLK | lcd_pclk | 0 | O | Z | L | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a10 | 1 | O | |||||||||||
pr1_mii0_crs | 2 | I | |||||||||||
pr1_edio_data_in4 | 3 | I | |||||||||||
pr1_edio_data_out4 | 4 | O | |||||||||||
pr1_pru1_pru_r30_10 | 5 | O | |||||||||||
pr1_pru1_pru_r31_10 | 6 | I | |||||||||||
gpio2_24 | 7 | I/O | |||||||||||
U7 | U5 | LCD_VSYNC (7) | lcd_vsync | 0 | O | Z | L | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a8 | 1 | O | |||||||||||
gpmc_a1 | 2 | O | |||||||||||
pr1_edio_data_in2 | 3 | I | |||||||||||
pr1_edio_data_out2 | 4 | O | |||||||||||
pr1_pru1_pru_r30_8 | 5 | O | |||||||||||
pr1_pru1_pru_r31_8 | 6 | I | |||||||||||
gpio2_22 | 7 | I/O | |||||||||||
NA | B13 | MCASP0_FSX | mcasp0_fsx | 0 | I/O | L | L | 7 | NA / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
ehrpwm0B | 1 | O | |||||||||||
spi1_d0 | 3 | I/O | |||||||||||
mmc1_sdcd | 4 | I | |||||||||||
pr1_pru0_pru_r30_1 | 5 | O | |||||||||||
pr1_pru0_pru_r31_1 | 6 | I | |||||||||||
gpio3_15 | 7 | I/O | |||||||||||
NA | B12 | MCASP0_ACLKR | mcasp0_aclkr | 0 | I/O | L | L | 7 | NA / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
eQEP0A_in | 1 | I | |||||||||||
mcasp0_axr2 | 2 | I/O | |||||||||||
mcasp1_aclkx | 3 | I/O | |||||||||||
mmc0_sdwp | 4 | I | |||||||||||
pr1_pru0_pru_r30_4 | 5 | O | |||||||||||
pr1_pru0_pru_r31_4 | 6 | I | |||||||||||
gpio3_18 | 7 | I/O | |||||||||||
NA | C12 | MCASP0_AHCLKR | mcasp0_ahclkr | 0 | I/O | L | L | 7 | NA / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
ehrpwm0_synci | 1 | I | |||||||||||
mcasp0_axr2 | 2 | I/O | |||||||||||
spi1_cs0 | 3 | I/O | |||||||||||
eCAP2_in_PWM2_out | 4 | I/O | |||||||||||
pr1_pru0_pru_r30_3 | 5 | O | |||||||||||
pr1_pru0_pru_r31_3 | 6 | I | |||||||||||
gpio3_17 | 7 | I/O | |||||||||||
NA | A14 | MCASP0_AHCLKX | mcasp0_ahclkx | 0 | I/O | L | L | 7 | NA / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
eQEP0_strobe | 1 | I/O | |||||||||||
mcasp0_axr3 | 2 | I/O | |||||||||||
mcasp1_axr1 | 3 | I/O | |||||||||||
EMU4 | 4 | I/O | |||||||||||
pr1_pru0_pru_r30_7 | 5 | O | |||||||||||
pr1_pru0_pru_r31_7 | 6 | I | |||||||||||
gpio3_21 | 7 | I/O | |||||||||||
NA | A13 | MCASP0_ACLKX | mcasp0_aclkx | 0 | I/O | L | L | 7 | NA / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
ehrpwm0A | 1 | O | |||||||||||
spi1_sclk | 3 | I/O | |||||||||||
mmc0_sdcd | 4 | I | |||||||||||
pr1_pru0_pru_r30_0 | 5 | O | |||||||||||
pr1_pru0_pru_r31_0 | 6 | I | |||||||||||
gpio3_14 | 7 | I/O | |||||||||||
NA | C13 | MCASP0_FSR | mcasp0_fsr | 0 | I/O | L | L | 7 | NA / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
eQEP0B_in | 1 | I | |||||||||||
mcasp0_axr3 | 2 | I/O | |||||||||||
mcasp1_fsx | 3 | I/O | |||||||||||
EMU2 | 4 | I/O | |||||||||||
pr1_pru0_pru_r30_5 | 5 | O | |||||||||||
pr1_pru0_pru_r31_5 | 6 | I | |||||||||||
gpio3_19 | 7 | I/O | |||||||||||
NA | D12 | MCASP0_AXR0 | mcasp0_axr0 | 0 | I/O | L | L | 7 | NA / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
ehrpwm0_tripzone_input | 1 | I | |||||||||||
spi1_d1 | 3 | I/O | |||||||||||
mmc2_sdcd | 4 | I | |||||||||||
pr1_pru0_pru_r30_2 | 5 | O | |||||||||||
pr1_pru0_pru_r31_2 | 6 | I | |||||||||||
gpio3_16 | 7 | I/O | |||||||||||
NA | D13 | MCASP0_AXR1 | mcasp0_axr1 | 0 | I/O | L | L | 7 | NA / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
eQEP0_index | 1 | I/O | |||||||||||
mcasp1_axr0 | 3 | I/O | |||||||||||
EMU3 | 4 | I/O | |||||||||||
pr1_pru0_pru_r30_6 | 5 | O | |||||||||||
pr1_pru0_pru_r31_6 | 6 | I | |||||||||||
gpio3_20 | 7 | I/O | |||||||||||
R19 | M18 | MDC | mdio_clk | 0 | O | H | H | 7 | VDDSHV5 / VDDSHV5 | Yes | 6 | PU/PD | LVCMOS |
timer5 | 1 | I/O | |||||||||||
uart5_txd | 2 | O | |||||||||||
uart3_rtsn | 3 | O | |||||||||||
mmc0_sdwp | 4 | I | |||||||||||
mmc1_clk | 5 | I/O | |||||||||||
mmc2_clk | 6 | I/O | |||||||||||
gpio0_1 | 7 | I/O | |||||||||||
P17 | M17 | MDIO | mdio_data | 0 | I/O | H | H | 7 | VDDSHV5 / VDDSHV5 | Yes | 6 | PU/PD | LVCMOS |
timer6 | 1 | I/O | |||||||||||
uart5_rxd | 2 | I | |||||||||||
uart3_ctsn | 3 | I | |||||||||||
mmc0_sdcd | 4 | I | |||||||||||
mmc1_cmd | 5 | I/O | |||||||||||
mmc2_cmd | 6 | I/O | |||||||||||
gpio0_0 | 7 | I/O | |||||||||||
L19 | J17 | MII1_RX_DV | gmii1_rxdv | 0 | I | L | L | 7 | VDDSHV5 / VDDSHV5 | Yes | 6 | PU/PD | LVCMOS |
lcd_memory_clk | 1 | O | |||||||||||
rgmii1_rctl | 2 | I | |||||||||||
uart5_txd | 3 | O | |||||||||||
mcasp1_aclkx | 4 | I/O | |||||||||||
mmc2_dat0 | 5 | I/O | |||||||||||
mcasp0_aclkr | 6 | I/O | |||||||||||
gpio3_4 | 7 | I/O | |||||||||||
K17 | J16 | MII1_TX_EN | gmii1_txen | 0 | O | L | L | 7 | VDDSHV5 / VDDSHV5 | Yes | 6 | PU/PD | LVCMOS |
rmii1_txen | 1 | O | |||||||||||
rgmii1_tctl | 2 | O | |||||||||||
timer4 | 3 | I/O | |||||||||||
mcasp1_axr0 | 4 | I/O | |||||||||||
eQEP0_index | 5 | I/O | |||||||||||
mmc2_cmd | 6 | I/O | |||||||||||
gpio3_3 | 7 | I/O | |||||||||||
K19 | J15 | MII1_RX_ER | gmii1_rxerr | 0 | I | L | L | 7 | VDDSHV5 / VDDSHV5 | Yes | 6 | PU/PD | LVCMOS |
rmii1_rxerr | 1 | I | |||||||||||
spi1_d1 | 2 | I/O | |||||||||||
I2C1_SCL | 3 | I/OD | |||||||||||
mcasp1_fsx | 4 | I/O | |||||||||||
uart5_rtsn | 5 | O | |||||||||||
uart2_txd | 6 | O | |||||||||||
gpio3_2 | 7 | I/O | |||||||||||
M19 | L18 | MII1_RX_CLK | gmii1_rxclk | 0 | I | L | L | 7 | VDDSHV5 / VDDSHV5 | Yes | 6 | PU/PD | LVCMOS |
uart2_txd | 1 | O | |||||||||||
rgmii1_rclk | 2 | I | |||||||||||
mmc0_dat6 | 3 | I/O | |||||||||||
mmc1_dat1 | 4 | I/O | |||||||||||
uart1_dsrn | 5 | I | |||||||||||
mcasp0_fsx | 6 | I/O | |||||||||||
gpio3_10 | 7 | I/O | |||||||||||
N19 | K18 | MII1_TX_CLK | gmii1_txclk | 0 | I | L | L | 7 | VDDSHV5 / VDDSHV5 | Yes | 6 | PU/PD | LVCMOS |
uart2_rxd | 1 | I | |||||||||||
rgmii1_tclk | 2 | O | |||||||||||
mmc0_dat7 | 3 | I/O | |||||||||||
mmc1_dat0 | 4 | I/O | |||||||||||
uart1_dcdn | 5 | I | |||||||||||
mcasp0_aclkx | 6 | I/O | |||||||||||
gpio3_9 | 7 | I/O | |||||||||||
J19 | H16 | MII1_COL | gmii1_col | 0 | I | L | L | 7 | VDDSHV5 / VDDSHV5 | Yes | 6 | PU/PD | LVCMOS |
rmii2_refclk | 1 | I/O | |||||||||||
spi1_sclk | 2 | I/O | |||||||||||
uart5_rxd | 3 | I | |||||||||||
mcasp1_axr2 | 4 | I/O | |||||||||||
mmc2_dat3 | 5 | I/O | |||||||||||
mcasp0_axr2 | 6 | I/O | |||||||||||
gpio3_0 | 7 | I/O | |||||||||||
J18 | H17 | MII1_CRS | gmii1_crs | 0 | I | L | L | 7 | VDDSHV5 / VDDSHV5 | Yes | 6 | PU/PD | LVCMOS |
rmii1_crs_dv | 1 | I | |||||||||||
spi1_d0 | 2 | I/O | |||||||||||
I2C1_SDA | 3 | I/OD | |||||||||||
mcasp1_aclkx | 4 | I/O | |||||||||||
uart5_ctsn | 5 | I | |||||||||||
uart2_rxd | 6 | I | |||||||||||
gpio3_1 | 7 | I/O | |||||||||||
P18 | M16 | MII1_RXD0 | gmii1_rxd0 | 0 | I | L | L | 7 | VDDSHV5 / VDDSHV5 | Yes | 6 | PU/PD | LVCMOS |
rmii1_rxd0 | 1 | I | |||||||||||
rgmii1_rd0 | 2 | I | |||||||||||
mcasp1_ahclkx | 3 | I/O | |||||||||||
mcasp1_ahclkr | 4 | I/O | |||||||||||
mcasp1_aclkr | 5 | I/O | |||||||||||
mcasp0_axr3 | 6 | I/O | |||||||||||
gpio2_21 | 7 | I/O | |||||||||||
P19 | L15 | MII1_RXD1 | gmii1_rxd1 | 0 | I | L | L | 7 | VDDSHV5 / VDDSHV5 | Yes | 6 | PU/PD | LVCMOS |
rmii1_rxd1 | 1 | I | |||||||||||
rgmii1_rd1 | 2 | I | |||||||||||
mcasp1_axr3 | 3 | I/O | |||||||||||
mcasp1_fsr | 4 | I/O | |||||||||||
eQEP0_strobe | 5 | I/O | |||||||||||
mmc2_clk | 6 | I/O | |||||||||||
gpio2_20 | 7 | I/O | |||||||||||
N16 | L16 | MII1_RXD2 | gmii1_rxd2 | 0 | I | L | L | 7 | VDDSHV5 / VDDSHV5 | Yes | 6 | PU/PD | LVCMOS |
uart3_txd | 1 | O | |||||||||||
rgmii1_rd2 | 2 | I | |||||||||||
mmc0_dat4 | 3 | I/O | |||||||||||
mmc1_dat3 | 4 | I/O | |||||||||||
uart1_rin | 5 | I | |||||||||||
mcasp0_axr1 | 6 | I/O | |||||||||||
gpio2_19 | 7 | I/O | |||||||||||
N17 | L17 | MII1_RXD3 | gmii1_rxd3 | 0 | I | L | L | 7 | VDDSHV5 / VDDSHV5 | Yes | 6 | PU/PD | LVCMOS |
uart3_rxd | 1 | I | |||||||||||
rgmii1_rd3 | 2 | I | |||||||||||
mmc0_dat5 | 3 | I/O | |||||||||||
mmc1_dat2 | 4 | I/O | |||||||||||
uart1_dtrn | 5 | O | |||||||||||
mcasp0_axr0 | 6 | I/O | |||||||||||
gpio2_18 | 7 | I/O | |||||||||||
L18 | K17 | MII1_TXD0 | gmii1_txd0 | 0 | O | L | L | 7 | VDDSHV5 / VDDSHV5 | Yes | 6 | PU/PD | LVCMOS |
rmii1_txd0 | 1 | O | |||||||||||
rgmii1_td0 | 2 | O | |||||||||||
mcasp1_axr2 | 3 | I/O | |||||||||||
mcasp1_aclkr | 4 | I/O | |||||||||||
eQEP0B_in | 5 | I | |||||||||||
mmc1_clk | 6 | I/O | |||||||||||
gpio0_28 | 7 | I/O | |||||||||||
M18 | K16 | MII1_TXD1 | gmii1_txd1 | 0 | O | L | L | 7 | VDDSHV5 / VDDSHV5 | Yes | 6 | PU/PD | LVCMOS |
rmii1_txd1 | 1 | O | |||||||||||
rgmii1_td1 | 2 | O | |||||||||||
mcasp1_fsr | 3 | I/O | |||||||||||
mcasp1_axr1 | 4 | I/O | |||||||||||
eQEP0A_in | 5 | I | |||||||||||
mmc1_cmd | 6 | I/O | |||||||||||
gpio0_21 | 7 | I/O | |||||||||||
N18 | K15 | MII1_TXD2 | gmii1_txd2 | 0 | O | L | L | 7 | VDDSHV5 / VDDSHV5 | Yes | 6 | PU/PD | LVCMOS |
dcan0_rx | 1 | I | |||||||||||
rgmii1_td2 | 2 | O | |||||||||||
uart4_txd | 3 | O | |||||||||||
mcasp1_axr0 | 4 | I/O | |||||||||||
mmc2_dat2 | 5 | I/O | |||||||||||
mcasp0_ahclkx | 6 | I/O | |||||||||||
gpio0_17 | 7 | I/O | |||||||||||
M17 | J18 | MII1_TXD3 | gmii1_txd3 | 0 | O | L | L | 7 | VDDSHV5 / VDDSHV5 | Yes | 6 | PU/PD | LVCMOS |
dcan0_tx | 1 | O | |||||||||||
rgmii1_td3 | 2 | O | |||||||||||
uart4_rxd | 3 | I | |||||||||||
mcasp1_fsx | 4 | I/O | |||||||||||
mmc2_dat1 | 5 | I/O | |||||||||||
mcasp0_fsr | 6 | I/O | |||||||||||
gpio0_16 | 7 | I/O | |||||||||||
G17 | G18 | MMC0_CMD | mmc0_cmd | 0 | I/O | H | H | 7 | VDDSHV4 / VDDSHV4 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a25 | 1 | O | |||||||||||
uart3_rtsn | 2 | O | |||||||||||
uart2_txd | 3 | O | |||||||||||
dcan1_rx | 4 | I | |||||||||||
pr1_pru0_pru_r30_13 | 5 | O | |||||||||||
pr1_pru0_pru_r31_13 | 6 | I | |||||||||||
gpio2_31 | 7 | I/O | |||||||||||
G19 | G17 | MMC0_CLK | mmc0_clk | 0 | I/O | H | H | 7 | VDDSHV4 / VDDSHV4 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a24 | 1 | O | |||||||||||
uart3_ctsn | 2 | I | |||||||||||
uart2_rxd | 3 | I | |||||||||||
dcan1_tx | 4 | O | |||||||||||
pr1_pru0_pru_r30_12 | 5 | O | |||||||||||
pr1_pru0_pru_r31_12 | 6 | I | |||||||||||
gpio2_30 | 7 | I/O | |||||||||||
G18 | G16 | MMC0_DAT0 | mmc0_dat0 | 0 | I/O | H | H | 7 | VDDSHV4 / VDDSHV4 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a23 | 1 | O | |||||||||||
uart5_rtsn | 2 | O | |||||||||||
uart3_txd | 3 | O | |||||||||||
uart1_rin | 4 | I | |||||||||||
pr1_pru0_pru_r30_11 | 5 | O | |||||||||||
pr1_pru0_pru_r31_11 | 6 | I | |||||||||||
gpio2_29 | 7 | I/O | |||||||||||
H17 | G15 | MMC0_DAT1 | mmc0_dat1 | 0 | I/O | H | H | 7 | VDDSHV4 / VDDSHV4 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a22 | 1 | O | |||||||||||
uart5_ctsn | 2 | I | |||||||||||
uart3_rxd | 3 | I | |||||||||||
uart1_dtrn | 4 | O | |||||||||||
pr1_pru0_pru_r30_10 | 5 | O | |||||||||||
pr1_pru0_pru_r31_10 | 6 | I | |||||||||||
gpio2_28 | 7 | I/O | |||||||||||
H18 | F18 | MMC0_DAT2 | mmc0_dat2 | 0 | I/O | H | H | 7 | VDDSHV4 / VDDSHV4 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a21 | 1 | O | |||||||||||
uart4_rtsn | 2 | O | |||||||||||
timer6 | 3 | I/O | |||||||||||
uart1_dsrn | 4 | I | |||||||||||
pr1_pru0_pru_r30_9 | 5 | O | |||||||||||
pr1_pru0_pru_r31_9 | 6 | I | |||||||||||
gpio2_27 | 7 | I/O | |||||||||||
H19 | F17 | MMC0_DAT3 | mmc0_dat3 | 0 | I/O | H | H | 7 | VDDSHV4 / VDDSHV4 | Yes | 6 | PU/PD | LVCMOS |
gpmc_a20 | 1 | O | |||||||||||
uart4_ctsn | 2 | I | |||||||||||
timer5 | 3 | I/O | |||||||||||
uart1_dcdn | 4 | I | |||||||||||
pr1_pru0_pru_r30_8 | 5 | O | |||||||||||
pr1_pru0_pru_r31_8 | 6 | I | |||||||||||
gpio2_26 | 7 | I/O | |||||||||||
C7 | C6 | PMIC_POWER_EN | PMIC_POWER_EN | 0 | O | H | 1 | 0 | VDDS_RTC / VDDS_RTC | NA | 6 | NA | LVCMOS |
E15 | B15 | PWRONRSTn | porz | 0 | I | Z | Z | 0 | VDDSHV6 / VDDSHV6 (12) | Yes | NA | NA | LVCMOS |
B6 | A3 | RESERVED (3) | testout | 0 | O | NA | NA | NA | VDDSHV6 / VDDSHV6 | NA | NA | NA | Analog |
K18 | H18 | RMII1_REF_CLK | rmii1_refclk | 0 | I/O | L | L | 7 | VDDSHV5 / VDDSHV5 | Yes | 6 | PU/PD | LVCMOS |
xdma_event_intr2 | 1 | I | |||||||||||
spi1_cs0 | 2 | I/O | |||||||||||
uart5_txd | 3 | O | |||||||||||
mcasp1_axr3 | 4 | I/O | |||||||||||
mmc0_pow | 5 | O | |||||||||||
mcasp1_ahclkx | 6 | I/O | |||||||||||
gpio0_29 | 7 | I/O | |||||||||||
A7 | B4 | RTC_KALDO_ENn | ENZ_KALDO_1P8V | 0 | I | Z | Z | 0 | VDDS_RTC / VDDS_RTC | NA | NA | NA | Analog |
B7 | B5 | RTC_PWRONRSTn | RTC_PORz | 0 | I | Z | Z | 0 | VDDS_RTC / VDDS_RTC | Yes | NA | NA | LVCMOS |
A6 | A6 | RTC_XTALIN | OSC1_IN | 0 | I | H | H | 0 | VDDS_RTC / VDDS_RTC | Yes | NA | PU (1) | LVCMOS |
A5 | A4 | RTC_XTALOUT | OSC1_OUT | 0 | O | Z (23) | Z (23) | 0 | VDDS_RTC / VDDS_RTC | NA | NA (15) | NA | LVCMOS |
A18 | A17 | SPI0_SCLK | spi0_sclk | 0 | I/O | Z | H | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
uart2_rxd | 1 | I | |||||||||||
I2C2_SDA | 2 | I/OD | |||||||||||
ehrpwm0A | 3 | O | |||||||||||
pr1_uart0_cts_n | 4 | I | |||||||||||
pr1_edio_sof | 5 | O | |||||||||||
EMU2 | 6 | I/O | |||||||||||
gpio0_2 | 7 | I/O | |||||||||||
A17 | A16 | SPI0_CS0 | spi0_cs0 | 0 | I/O | Z | H | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
mmc2_sdwp | 1 | I | |||||||||||
I2C1_SCL | 2 | I/OD | |||||||||||
ehrpwm0_synci | 3 | I | |||||||||||
pr1_uart0_txd | 4 | O | |||||||||||
pr1_edio_data_in1 | 5 | I | |||||||||||
pr1_edio_data_out1 | 6 | O | |||||||||||
gpio0_5 | 7 | I/O | |||||||||||
B16 | C15 | SPI0_CS1 | spi0_cs1 | 0 | I/O | Z | H | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
uart3_rxd | 1 | I | |||||||||||
eCAP1_in_PWM1_out | 2 | I/O | |||||||||||
mmc0_pow | 3 | O | |||||||||||
xdma_event_intr2 | 4 | I | |||||||||||
mmc0_sdcd | 5 | I | |||||||||||
EMU4 | 6 | I/O | |||||||||||
gpio0_6 | 7 | I/O | |||||||||||
B18 | B17 | SPI0_D0 | spi0_d0 | 0 | I/O | Z | H | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
uart2_txd | 1 | O | |||||||||||
I2C2_SCL | 2 | I/OD | |||||||||||
ehrpwm0B | 3 | O | |||||||||||
pr1_uart0_rts_n | 4 | O | |||||||||||
pr1_edio_latch_in | 5 | I | |||||||||||
EMU3 | 6 | I/O | |||||||||||
gpio0_3 | 7 | I/O | |||||||||||
B17 | B16 | SPI0_D1 | spi0_d1 | 0 | I/O | Z | H | 7 | VDDSHV6 / VDDSHV6 | Yes | 6 | PU/PD | LVCMOS |
mmc1_sdwp | 1 | I | |||||||||||
I2C1_SDA | 2 | I/OD | |||||||||||
ehrpwm0_tripzone_input | 3 | I | |||||||||||
pr1_uart0_rxd | 4 | I | |||||||||||
pr1_edio_data_in0 | 5 | I | |||||||||||
pr1_edio_data_out0 | 6 | O | |||||||||||
gpio0_4 | 7 | I/O | |||||||||||
B14 | A12 | TCK | TCK | 0 | I | H | H | 0 | VDDSHV6 / VDDSHV6 | Yes | NA | PU/PD | LVCMOS |
B13 | B11 | TDI | TDI | 0 | I | H | H | 0 | VDDSHV6 / VDDSHV6 | Yes | NA | PU/PD | LVCMOS |
A14 | A11 | TDO | TDO | 0 | O | H | H | 0 | VDDSHV6 / VDDSHV6 | NA | 4 | PU/PD | LVCMOS |
C14 | C11 | TMS | TMS | 0 | I | H | H | 0 | VDDSHV6 / VDDSHV6 | Yes | NA | PU/PD | LVCMOS |
A13 | B10 | TRSTn | nTRST | 0 | I | L | L | 0 | VDDSHV6 / VDDSHV6 | Yes | NA | PU/PD | LVCMOS |
F17 | E16 | UART0_TXD | uart0_txd | 0 | O | Z | H | 7 | VDDSHV6 / VDDSHV6 | Yes | 4 | PU/PD | LVCMOS |
spi1_cs1 | 1 | I/O | |||||||||||
dcan0_rx | 2 | I | |||||||||||
I2C2_SCL | 3 | I/OD | |||||||||||
eCAP1_in_PWM1_out | 4 | I/O | |||||||||||
pr1_pru1_pru_r30_15 | 5 | O | |||||||||||
pr1_pru1_pru_r31_15 | 6 | I | |||||||||||
gpio1_11 | 7 | I/O | |||||||||||
F19 | E18 | UART0_CTSn | uart0_ctsn | 0 | I | Z | H | 7 | VDDSHV6 / VDDSHV6 | Yes | 4 | PU/PD | LVCMOS |
uart4_rxd | 1 | I | |||||||||||
dcan1_tx | 2 | O | |||||||||||
I2C1_SDA | 3 | I/OD | |||||||||||
spi1_d0 | 4 | I/O | |||||||||||
timer7 | 5 | I/O | |||||||||||
pr1_edc_sync0_out | 6 | O | |||||||||||
gpio1_8 | 7 | I/O | |||||||||||
E19 | E15 | UART0_RXD | uart0_rxd | 0 | I | Z | H | 7 | VDDSHV6 / VDDSHV6 | Yes | 4 | PU/PD | LVCMOS |
spi1_cs0 | 1 | I/O | |||||||||||
dcan0_tx | 2 | O | |||||||||||
I2C2_SDA | 3 | I/OD | |||||||||||
eCAP2_in_PWM2_out | 4 | I/O | |||||||||||
pr1_pru1_pru_r30_14 | 5 | O | |||||||||||
pr1_pru1_pru_r31_14 | 6 | I | |||||||||||
gpio1_10 | 7 | I/O | |||||||||||
F18 | E17 | UART0_RTSn | uart0_rtsn | 0 | O | Z | H | 7 | VDDSHV6 / VDDSHV6 | Yes | 4 | PU/PD | LVCMOS |
uart4_txd | 1 | O | |||||||||||
dcan1_rx | 2 | I | |||||||||||
I2C1_SCL | 3 | I/OD | |||||||||||
spi1_d1 | 4 | I/O | |||||||||||
spi1_cs0 | 5 | I/O | |||||||||||
pr1_edc_sync1_out | 6 | O | |||||||||||
gpio1_9 | 7 | I/O | |||||||||||
C19 | D15 | UART1_TXD | uart1_txd | 0 | O | Z | H | 7 | VDDSHV6 / VDDSHV6 | Yes | 4 | PU/PD | LVCMOS |
mmc2_sdwp | 1 | I | |||||||||||
dcan1_rx | 2 | I | |||||||||||
I2C1_SCL | 3 | I/OD | |||||||||||
pr1_uart0_txd | 5 | O | |||||||||||
pr1_pru0_pru_r31_16 | 6 | I | |||||||||||
gpio0_15 | 7 | I/O | |||||||||||
D18 | D16 | UART1_RXD | uart1_rxd | 0 | I | Z | H | 7 | VDDSHV6 / VDDSHV6 | Yes | 4 | PU/PD | LVCMOS |
mmc1_sdwp | 1 | I | |||||||||||
dcan1_tx | 2 | O | |||||||||||
I2C1_SDA | 3 | I/OD | |||||||||||
pr1_uart0_rxd | 5 | I | |||||||||||
pr1_pru1_pru_r31_16 | 6 | I | |||||||||||
gpio0_14 | 7 | I/O | |||||||||||
D19 | D17 | UART1_RTSn | uart1_rtsn | 0 | O | Z | H | 7 | VDDSHV6 / VDDSHV6 | Yes | 4 | PU/PD | LVCMOS |
timer5 | 1 | I/O | |||||||||||
dcan0_rx | 2 | I | |||||||||||
I2C2_SCL | 3 | I/OD | |||||||||||
spi1_cs1 | 4 | I/O | |||||||||||
pr1_uart0_rts_n | 5 | O | |||||||||||
pr1_edc_latch1_in | 6 | I | |||||||||||
gpio0_13 | 7 | I/O | |||||||||||
E17 | D18 | UART1_CTSn | uart1_ctsn | 0 | I | Z | H | 7 | VDDSHV6 / VDDSHV6 | Yes | 4 | PU/PD | LVCMOS |
timer6 | 1 | I/O | |||||||||||
dcan0_tx | 2 | O | |||||||||||
I2C2_SDA | 3 | I/OD | |||||||||||
spi1_cs0 | 4 | I/O | |||||||||||
pr1_uart0_cts_n | 5 | I | |||||||||||
pr1_edc_latch0_in | 6 | I | |||||||||||
gpio0_12 | 7 | I/O | |||||||||||
T18 | M15 | USB0_CE | USB0_CE | 0 | A | Z | Z | 0 | VDDA*_USB0 / VDDA*_USB0 (26) | NA | NA | NA | Analog |
T19 | P15 | USB0_VBUS | USB0_VBUS | 0 | A | Z | Z | 0 | VDDA*_USB0 / VDDA*_USB0 (26) | NA | NA | NA | Analog |
U18 | N18 | USB0_DM | USB0_DM | 0 | A | Z | Z | 0 (13) | VDDA*_USB0 / VDDA*_USB0 (26) | Yes (16) | 8 (16) | NA | Analog |
G16 | F16 | USB0_DRVVBUS | USB0_DRVVBUS | 0 | O | L | 0(PD) | 0 | VDDSHV6 / VDDSHV6 | Yes | 4 | PU/PD | LVCMOS |
gpio0_18 | 7 | I/O | |||||||||||
V19 | P16 | USB0_ID | USB0_ID | 0 | A | Z | Z | 0 | VDDA*_USB0 / VDDA*_USB0 (26) | NA | NA | NA | Analog |
U19 | N17 | USB0_DP | USB0_DP | 0 | A | Z | Z | 0 (13) | VDDA*_USB0 / VDDA*_USB0 (26) | Yes (16) | 8 (16) | NA | Analog |
NA | P18 | USB1_CE | USB1_CE | 0 | A | Z | Z | 0 | NA / VDDA*_USB1 (27) | NA | NA | NA | Analog |
NA | P17 | USB1_ID | USB1_ID | 0 | A | Z | Z | 0 | NA / VDDA*_USB1 (27) | NA | NA | NA | Analog |
NA | T18 | USB1_VBUS | USB1_VBUS | 0 | A | Z | Z | 0 | NA / VDDA*_USB1 (27) | NA | NA | NA | Analog |
NA | R17 | USB1_DP | USB1_DP | 0 | A | Z | Z | 0 (14) | NA / VDDA*_USB1 (27) | Yes (17) | 8 (17) | NA | Analog |
NA | F15 | USB1_DRVVBUS | USB1_DRVVBUS | 0 | O | L | 0(PD) | 0 | NA / VDDSHV6 | Yes | 4 | PU/PD | LVCMOS |
gpio3_13 | 7 | I/O | |||||||||||
NA | R18 | USB1_DM | USB1_DM | 0 | A | Z | Z | 0 (14) | NA / VDDA*_USB1 (27) | Yes (17) | 8 (17) | NA | Analog |
R17 | N16 | VDDA1P8V_USB0 | VDDA1P8V_USB0 | NA | PWR | ||||||||
NA | R16 | VDDA1P8V_USB1 | VDDA1P8V_USB1 | NA | PWR | ||||||||
R18 | N15 | VDDA3P3V_USB0 | VDDA3P3V_USB0 | NA | PWR | ||||||||
NA | R15 | VDDA3P3V_USB1 | VDDA3P3V_USB1 | NA | PWR | ||||||||
D7 | D8 | VDDA_ADC | VDDA_ADC | NA | PWR | ||||||||
D12, F16, M16, T6, T14 | E6, E14, F9, K13, N6, P9, P14 | VDDS | VDDS | NA | PWR | ||||||||
R8, R9, R11, R12, R13 | P7, P8 | VDDSHV1 | VDDSHV1 | NA | PWR | ||||||||
NA | P10, P11 | VDDSHV2 | VDDSHV2 | NA | PWR | ||||||||
NA | P12, P13 | VDDSHV3 | VDDSHV3 | NA | PWR | ||||||||
G15, H14, H15 | H14, J14 | VDDSHV4 | VDDSHV4 | NA | PWR | ||||||||
M14, M15, N15 | K14, L14 | VDDSHV5 | VDDSHV5 | NA | PWR | ||||||||
E11, E12, E13, F14, P6, R7 | E10, E11, E12, E13, F14, G14, N5, P5, P6 | VDDSHV6 | VDDSHV6 | NA | PWR | ||||||||
G5, H5, H6, K4, K5, M5, M6, N5 | E5, F5, G5, H5, J5, K5, L5 | VDDS_DDR | VDDS_DDR | NA | PWR | ||||||||
U10 | R11 | VDDS_OSC | VDDS_OSC | NA | PWR | ||||||||
T8 | R10 | VDDS_PLL_CORE_LCD | VDDS_PLL_CORE_LCD | NA | PWR | ||||||||
C5 | E7 | VDDS_PLL_DDR | VDDS_PLL_DDR | NA | PWR | ||||||||
H16 | H15 | VDDS_PLL_MPU | VDDS_PLL_MPU | NA | PWR | ||||||||
C6 | D7 | VDDS_RTC | VDDS_RTC | NA | PWR | ||||||||
C10 | E9 | VDDS_SRAM_CORE_BG | VDDS_SRAM_CORE_BG | NA | PWR | ||||||||
C12 | D10 | VDDS_SRAM_MPU_BB | VDDS_SRAM_MPU_BB | NA | PWR | ||||||||
F9, F11, G9, G11, H7, H8, H12, H13, J7, J8, J12, J13, K15, K16, L7, L8, L12, L13, M7, M8, M12, M13, N9, N11, P9, P11 | F6, F7, G6, G7, G10, H11, J12, K6, K8, K12, L6, L7, L8, L9, M11, M13, N8, N9, N12, N13 | VDD_CORE | VDD_CORE | NA | PWR | ||||||||
NA | F10, F11, F12, F13, G13, H13, J13 | VDD_MPU | VDD_MPU (30) | NA | PWR | ||||||||
NA | A2 | VDD_MPU_MON | VDD_MPU_MON (31) | NA | A | ||||||||
R5 | M5 | VPP | VPP | NA | PWR | ||||||||
B9 | A9 | VREFN | VREFN | 0 | AP | Z | Z | 0 | VDDA_ADC / VDDA_ADC | NA | NA | NA | Analog |
A9 | B9 | VREFP | VREFP | 0 | AP | Z | Z | 0 | VDDA_ADC / VDDA_ADC | NA | NA | NA | Analog |
A1, A19, D10, E7, E8, E9, E10, F6, F7, F8, F12, F13, G8, G12, H9, H10, H11, J5, J6, J9, J11, J14, J15, K8, K9, K11, K12, L5, L6, L9, L11, L14, L15, M9, M10, M11, N8, N12, P7, P8, P12, P13, P14, R10, T10, W1, W19 | A1, A18, F8, G8, G9, G11, G12, H6, H7, H8, H9, H10, H12, J6, J7, J8, J9, J10, J11, K7, K9, K10, K11, L10, L11, L12, L13, M6, M7, M8, M9, M10, M12, N7, N10, N11, V1, V18 | VSS | VSS | NA | GND | ||||||||
D8 | E8 | VSSA_ADC | VSSA_ADC | NA | GND | ||||||||
P16 | M14, N14 | VSSA_USB | VSSA_USB | NA | GND | ||||||||
V11 | V11 | VSS_OSC | VSS_OSC (28) | NA | A | ||||||||
NA | A5 | VSS_RTC | VSS_RTC (29) | NA | A | ||||||||
A16 | A10 | WARMRSTn | nRESETIN_OUT | 0 | I/OD (8) | 0 | 0(PU) (11) | 0 | VDDSHV6 / VDDSHV6 | Yes | 4 | PU/PD | LVCMOS |
C15 | A15 | XDMA_EVENT_INTR0 | xdma_event_intr0 | 0 | I | Z | (4) | (9) | VDDSHV6 / VDDSHV6 | Yes | 4 | PU/PD | LVCMOS |
timer4 | 2 | I/O | |||||||||||
clkout1 | 3 | O | |||||||||||
spi1_cs1 | 4 | I/O | |||||||||||
pr1_pru1_pru_r31_16 | 5 | I | |||||||||||
EMU2 | 6 | I/O | |||||||||||
gpio0_19 | 7 | I/O | |||||||||||
B15 | D14 | XDMA_EVENT_INTR1 | xdma_event_intr1 | 0 | I | Z | L | 7 | VDDSHV6 / VDDSHV6 | Yes | 4 | PU/PD | LVCMOS |
tclkin | 2 | I | |||||||||||
clkout2 | 3 | O | |||||||||||
timer7 | 4 | I/O | |||||||||||
pr1_pru0_pru_r31_16 | 5 | I | |||||||||||
EMU3 | 6 | I/O | |||||||||||
gpio0_20 | 7 | I/O | |||||||||||
W11 | V10 | XTALIN | OSC0_IN | 0 | I | Z | Z | 0 | VDDS_OSC / VDDS_OSC | Yes | NA | PD (2) | LVCMOS |
W12 | U11 | XTALOUT | OSC0_OUT | 0 | O | (24) | (24) | 0 | VDDS_OSC / VDDS_OSC | NA | NA (15) | NA | LVCMOS |