ZHCSU79 December 2023 AM62P , AM62P-Q1
ADVANCE INFORMATION
该器件包含多控制器集成电路总线 (I2C) 控制器,每个控制器都提供本地主机 (LH)(例如 Arm)和任何通过 I2C 串行总线连接的 I2C 总线兼容器件。连接到 I2C 总线的外部器件可以通过 2 线 I2C 接口以串行方式向 LH 器件发送和从其接收高达 8 位的数据。
每个多控制器 I2C 模块均可配置为充当目标或控制器 I2C 兼容器件。
I2C 实例可以使用专用的 I2C 兼容开漏 I/O 缓冲器来实现,或使用标准 LVCMOS I/O 缓冲器来实现。与开漏 I/O 缓冲器关联的 I2C 实例可以支持 Hs 模式(当 I/O 缓冲器在 1.8V 电压下运行时数据速率高达 3.4Mbps,但当 I/O 缓冲器工作电压为 3.3V 时数据速率限制为 400kbps)。
与标准 LVCMOS I/O 缓冲器关联的 I2C 实例可以支持快速模式(数据速率高达 400kbps)。这些端口上使用的 LVCMOS IO 缓冲器的连接方式可以对开漏输出进行仿真。该仿真是通过强制实现恒定低电平输出并禁用输出缓冲器进入高阻态来实现的。
有关更多信息,请参阅器件 TRM 的外设 一章中的集成电路总线 一节。