表 6-4 和图 6-5 介绍了器件上电时序。
注: 本节中定义的电源时序要求不包括进入或退出低功耗模式。有关进入或退出部分 IO 低功耗模式的要求的更多信息,请参阅
节 6.11.2.2.3部分 IO 电源时序。
表 6-4 上电时序 – 电源/信号分配 请参阅:图 6-5
波形 |
电源/信号名称 |
A |
VSYS(1)、VMON_VSYS(2) |
B |
VDDSHV_CANUART(3)、VDDSHV_MCU(3)、VDDSHV0(3)、VDDSHV1(3)、VDDSHV2(3)、VDDSHV3(3)、VDDA_3P3_USB、VMON_3P3_SOC(4) |
C |
VDDSHV_CANUART(5)、VDDSHV_MCU(5)、VDDSHV0(5)、VDDSHV1(5)、VDDSHV2(5)、VDDSHV3(5)、VDDS_MMC0、VDDA_MCU、VDDS_OSC0、VDDA_PLL0、VDDA_PLL1、VDDA_PLL2、VDDA_1P8_CSI_DSI、VDDA_1P8_OLDI0、VDDA_1P8_USB、VDDA_TEMP0、VDDA_TEMP1、VMON_1P8_SOC(6) |
D |
VDDSHV5(7)、VDDSHV6(7) |
E |
VDDS_DDR(8)、VDDS_DDR_C(8) |
F |
VDD_CANUART(9) |
G |
VDD_CANUART(10)、VDD_CORE(10)(12)、VDDA_CORE_CSI_DSI(10)、VDDA_CORE_DSI_CLK(10)、VDDA_CORE_USB0(10)、VDDA_DDR_PLL0(10) |
H |
VDD_CANUART(11)、VDD_CORE(11)(12)、VDDA_CORE_CSI_DSI(11)、VDDA_CORE_DSI_CLK(11)、VDDA_CORE_USB0(11)、VDDA_DDR_PLL0(11)、VDDR_CORE(12)、VDD_MMC0、VDDA_0P85_DLL_MMC0 |
I |
VPP(13) |
J |
MCU_PORz |
K |
MCU_OSC0_XI、MCU_OSC0_XI |
(1) VSYS 表示为整个系统供电的电源的名称。该电源应是一个预调节电源,为电源管理器件提供电源,而电源管理器件为所有其他电源提供电源。
(2) VMON_VSYS 输入用于通过外部电阻分压器电路监测 VSYS。有关更多信息,请参阅
节 8.2.4系统电源监测设计指南。
(3) VDDSHV_CANUART、VDDSHV_MCU 和 VDDSHVx [x=0-3] 是双电压 IO 电源,可根据应用要求以 1.8V 或 3.3V 的电压运行。当使用部分 IO 低功耗模式时,VDDSHV_CANUART 应连接到常开型电源,或者当不使用部分 IO 低功耗模式时,应连接到任何有效的 IO 电源。当 VDDSHV_CANUART 未连接至常开型电源且工作电压为 3.3V 时,应在该波形定义的 3.3V 斜坡周期内使用其他 3.3V 电源进行斜升。当任何 VDDSHV_MCU 和 VDDSHVx [x=0-3] IO 电源以 3.3V 运行时,它们应在该波形定义的 3.3V 斜坡周期内与其他 3.3V 电源一起斜升。
(4) VMON_3P3_SOC 输入用于监测电源电压,并应连接到相应的 3.3V 电源。
(5) VDDSHV_CANUART、VDDSHV_MCU 和 VDDSHVx [x=0-3] 是双电压 IO 电源,可根据应用要求以 1.8V 或 3.3V 的电压运行。当使用部分 IO 低功耗模式时,VDDSHV_CANUART 应连接到常开型电源,或者当不使用部分 IO 低功耗模式时,应连接到任何有效的 IO 电源。当 VDDSHV_CANUART 未连接至常开型电源且工作电压为 1.8V, 时,应在该波形定义的 1.8V 斜坡周期内使用其他 1.8V 电源进行斜升。当任何 VDDSHV_MCU 和 VDDSHVx [x=0-3] IO 电源以 1.8V 运行时,它们应在该波形定义的 1.8V 斜坡周期内与其他 1.8V 电源一起斜升。
(6) VMON_1P8_SOC 输入用于监测电源电压,并应连接到相应的 1.8V 电源。
(7) VDDSHV5 和 VDDSHV6 旨在支持上电、下电或不依赖于其他电源轨的动态电压变化。这是支持 UHS-I SD 卡所必需的功能。
(8) VDDS_DDR 和 VDDS_DDR_C 应由同一电源供电,以便它们一起斜升。
(9) 当使用部分 IO 低功耗模式时,VDD_CANUART 应连接到常开型电源。当 VDD_CANUART 连接到常开型电源时,上电或断电期间施加到 VDD_CORE 的电势绝不能大于施加到 VDD_CANUART 的电势 + 0.18V。这要求 VDD_CANUART 在 VDD_CORE 之前斜升并在 VDD_CORE 之后斜降。除了为 VDD_CORE 定义的斜坡要求之外,VDD_CANUART 没有任何斜坡要求。
(10) 在不使用部分 IO 低功耗模式时,VDD_CANUART 应连接到与 VDD_CORE、VDDA_CORE_CSI_DSI、VDDA_CORE_DSI_CLK、VDDA_CORE_USB 和 VDDA_DDR_PLL0 相同的电源。VDD_CANUART、VDD_CORE、VDDA_CORE_CSI_DSI、VDDA_CORE_DSI_CLK、VDDA_CORE_USB 和 VDDA_DDR_PLL0 可在 0.75V 或 0.85V 下运行。当这些电源在 0.75V 下运行时,它们应在 VDDR_CORE 之前按照该波形的定义进行斜升。
(11) 在不使用部分 IO 低功耗模式时,VDD_CANUART 应连接到与 VDD_CORE、VDDA_CORE_CSI_DSI、VDDA_CORE_DSI_CLK、VDDA_CORE_USB 和 VDDA_DDR_PLL0 相同的电源。VDD_CANUART、VDD_CORE、VDDA_CORE_CSI_DSI、VDDA_CORE_DSI_CLK、VDDA_CORE_USB 和 VDDA_DDR_PLL0 可在 0.75V 或 0.85V 下运行。当这些电源在 0.85V 下运行时,它们应由与 VDDR_CORE 相同的电源供电,并在该波形定义的 0.85V 斜坡周期内斜升。
(12) 在上电或断电期间,施加到 VDDR_CORE 的电势绝不能大于施加到 VDD_CORE 的电势 + 0.18V。当 VDD_CORE 工作电压为 0.75V 时,这要求 VDD_CORE 在 VDDR_CORE 之前斜升并在 VDDR_CORE 之后斜降。除了为 VDD_CORE 定义的斜坡要求之外,VDD_CORE 没有任何斜坡要求。VDD_CORE 和 VDDR_CORE 应由同一电源供电,因此当 VDD_CORE 以 0.85V 电压运行时,这些电压会一起升降。
(13) VPP 是 1.8V 电子保险丝编程电源,在上电/断电序列期间以及正常器件运行期间,应保持悬空(高阻态)或接地。该电源应仅在对电子保险丝进行编程时提供。