ZHCSU79 December 2023 AM62P , AM62P-Q1
ADVANCE INFORMATION
表 6-1 定义了每个器件速度等级的时钟的最大工作频率,表 6-2 定义了器件子系统和内核时钟的仅有有效运行性能点 (OPP)。
速度 等级 |
VDD_CORE (V)(1) |
最大工作频率 (MHz) | 最大 转换 率 (MT/s)(2) |
||||||||
---|---|---|---|---|---|---|---|---|---|---|---|
A53SS (Cortex-A53x) |
主 域 SYSCLK |
MCU R5F |
MCU 域 SYSCLK |
设备 管理器 R5F |
设备 管理器 域 CLK |
HSM | GPU | VPU | LPDDR4 | ||
O | 0.75/0.85 | 1000 | 500 | 800 | 400 | 800 | 400 | 400 | 560 | 500 | 3200 |
S | 0.75 | 1250 | 500 | 800 | 400 | 800 | 400 | 400 | 560 | 500 | 3200 |
0.85 | 1400 | ||||||||||
U | 0.75 | 1250 | 500 | 800 | 400 | 800 | 400 | 400 | 720 | 500 | 3200 |
0.85 | 1400 | 800 |
OPP | A53SS(1) | 固定工作频率选项 (MHz)(2) | MT/s(3) | |||||||
---|---|---|---|---|---|---|---|---|---|---|
主 域 SYSCLK |
MCU R5F |
MCU 域 SYSCLK |
设备 管理器 R5F |
设备 管理器 域 CLK |
HSM | GPU | VPU | LPDDR4 | ||
高 |
从 ARM0 PLL 旁路 至 速度 等级 最大值 |
500 | 800 | 400 | 800 | 400 | 400 | 高达 速度 等级 最大值 |
500、 400、 200 或 100 |
从 DDR PLL 旁路(4) 至 速度 等级 最大值 |
低 | 250 | 400 | 200 | 400 | 133 | 133 |