ZHCSU79 December 2023 AM62P , AM62P-Q1
ADVANCE INFORMATION
表 6-42、表 6-43、图 6-35、表 6-44 和图 6-36 展示了 DSS 的时序条件、要求和开关特性。
参数 | 最小值 | 最大值 | 单位 | |
---|---|---|---|---|
输入条件 | ||||
SRI | 输入压摆率 | 1.44 | 26.4 | V/ns |
输出条件 | ||||
CL | 输出负载电容 | 1.5 | 5 | pF |
PCB 连接要求 | ||||
td(Trace Mismatch Delay) | 所有引线之间的传播延迟不匹配 | 100 | ps |
编号 | 最小值 | 最大值 | 单位 | ||
---|---|---|---|---|---|
D6 | tc(extpclkin) | 周期时间,VOUT(x)_EXTPCLKIN(2) | 6.06 | ns | |
D7 | tw(extpclkinL) | 脉冲持续时间,VOUT(x)_EXTPCLKIN(2) 低电平 | 0.475P(1) | ns | |
D8 | tw(extpclkinH) | 脉冲持续时间,VOUT(x)_EXTPCLKIN(2) 高电平 | 0.475P(1) | ns |
编号 | 参数 | 模式 | 最小值 | 最大值 | 单位 | |
---|---|---|---|---|---|---|
D1 | tc(pclk) | 周期时间,VOUT(x)_PCLK(2) | 6.06 | ns | ||
D2 | tw(pclkL) | 脉冲持续时间,VOUT(x)_PCLK(2) 低电平 | 内部 PLL | 0.475P(1) - 0.3 | ns | |
EXTPCLKIN | Y(3) - 0.45 | ns | ||||
D3 | tw(pclkH) | 脉冲持续时间,VOUT(x)_PCLK(2) 高电平 | 内部 PLL | 0.475P(1) -0.3 | ns | |
EXTPCLKIN | Z(4) - 0.45 | ns | ||||
D4 | td(pclkV-dataV) | 延迟时间,VOUT(x)_PCLK(2) 转换到 VOUT(x)_DATA[23:0](2) 转换 | 内部 PLL | -0.68 | 1.78 | ns |
EXTPCLKIN | -0.68 | 1.78 | ns | |||
D5 | td(pclkV-ctrlL) | 延迟时间,VOUT(x)_PCLK(2) 转换到控制信号 VOUT(x)_VSYNC(2)、VOUT(x)_HSYNC(2)、VOUT(x)_DE(2) 下降沿 | 内部 PLL | -0.68 | 1.78 | ns |
EXTPCLKIN | -0.68 | 1.78 | ns |
有关更多信息,请参阅器件 TRM 的外设 一章中的显示子系统 (DSS) 和外设 一节。