ZHCSVX0
March 2024
AM67
,
AM67A
ADVANCE INFORMATION
1
1
特性
2
应用
3
说明
3.1
功能方框图
4
器件比较
5
终端配置和功能
5.1
引脚图
5.2
引脚属性
10
11
5.3
信号说明
13
5.3.1
CPSW3G
5.3.1.1
MAIN 域
16
17
18
19
5.3.2
CPTS
5.3.2.1
MAIN 域
22
5.3.3
CSI-2
5.3.3.1
MAIN 域
25
26
27
28
5.3.4
DDRSS
5.3.4.1
MAIN 域
31
5.3.5
DSI
5.3.5.1
MAIN 域
34
5.3.6
DSS
5.3.6.1
MAIN 域
37
5.3.7
ECAP
5.3.7.1
MAIN 域
40
41
42
5.3.8
仿真和调试
5.3.8.1
MAIN 域
45
5.3.8.2
MCU 域
47
5.3.9
EPWM
5.3.9.1
MAIN 域
50
51
52
53
5.3.10
EQEP
5.3.10.1
MAIN 域
56
57
58
5.3.11
GPIO
5.3.11.1
MAIN 域
61
62
5.3.11.2
MCU 域
64
5.3.12
GPMC
5.3.12.1
MAIN 域
67
5.3.13
I2C
5.3.13.1
MAIN 域
70
71
72
73
74
5.3.13.2
MCU 域
76
5.3.13.3
WKUP 域
78
5.3.14
MCAN
5.3.14.1
MAIN 域
81
82
5.3.14.2
MCU 域
84
85
5.3.15
MCASP
5.3.15.1
MAIN 域
88
89
90
91
92
5.3.16
MCSPI
5.3.16.1
MAIN 域
95
96
97
5.3.16.2
MCU 域
99
100
5.3.17
MDIO
5.3.17.1
MAIN 域
103
5.3.18
MMC
5.3.18.1
MAIN 域
106
107
108
5.3.19
OLDI
5.3.19.1
MAIN 域
111
5.3.20
OSPI
5.3.20.1
MAIN 域
114
5.3.21
电源
116
5.3.22
保留
118
5.3.23
SERDES
5.3.23.1
MAIN 域
121
122
123
5.3.24
系统和其他
5.3.24.1
启动模式配置
5.3.24.1.1
MAIN 域
127
5.3.24.2
时钟
5.3.24.2.1
MCU 域
130
5.3.24.2.2
WKUP 域
132
5.3.24.3
System
5.3.24.3.1
MAIN 域
135
5.3.24.3.2
MCU 域
137
5.3.24.3.3
WKUP 域
139
5.3.24.4
VMON
141
5.3.25
计时器
5.3.25.1
MAIN 域
144
5.3.25.2
MCU 域
146
5.3.25.3
WKUP 域
148
5.3.26
UART
5.3.26.1
MAIN 域
151
152
153
154
155
156
157
5.3.26.2
MCU 域
159
5.3.26.3
WKUP 域
161
5.3.27
USB
5.3.27.1
MAIN 域
164
165
5.4
引脚连接要求
6
规格
6.1
绝对最大额定值
6.2
未通过 AEC - Q100 认证的器件的 ESD 等级
6.3
上电小时数 (POH)
6.4
建议运行条件
6.5
运行性能点
6.6
电气特性
6.6.1
I2C 开漏和失效防护 (I2C OD FS) 电气特性
6.6.2
失效防护复位(FS 复位)电气特性
6.6.3
高频振荡器 (HFOSC) 电气特性
6.6.4
低频振荡器 (LFXOSC) 电气特性
6.6.5
SDIO 电气特性
6.6.6
LVCMOS 电气特性
6.6.7
CSI-2 (D-PHY) 电气特性
6.6.8
USB2PHY 电气特性
6.6.9
DDR 电气特性
6.7
一次性可编程 (OTP) 电子保险丝的 VPP 规格
6.7.1
建议的 OTP eFuse 编程操作条件
6.7.2
硬件要求
6.7.3
编程序列
6.7.4
对硬件保修的影响
6.8
热阻特性
6.8.1
AMW 封装的热阻特性(待定)
6.9
时序和开关特性
6.9.1
时序参数和信息
6.9.2
电源要求
6.9.2.1
电源压摆率要求
6.9.2.2
电源时序
6.9.2.2.1
上电时序
6.9.2.2.2
下电时序
6.9.2.2.3
部分 IO 电源时序
6.9.3
系统时序
6.9.3.1
复位时序
6.9.3.2
错误信号时序
6.9.3.3
时钟时序
6.9.4
时钟规范
6.9.4.1
输入时钟/振荡器
6.9.4.1.1
MCU_OSC0 内部振荡器时钟源
6.9.4.1.1.1
负载电容
6.9.4.1.1.2
并联电容
6.9.4.1.2
MCU_OSC0 LVCMOS 数字时钟源
6.9.4.1.3
WKUP_LFOSC0 内部振荡器时钟源
6.9.4.1.4
WKUP_LFOSC0 LVCMOS 数字时钟源
6.9.4.1.5
未使用 WKUP_LFOSC0
6.9.4.2
输出时钟
6.9.4.3
PLL
6.9.4.4
时钟和控制信号转换的建议系统预防措施
6.9.5
外设
6.9.5.1
ATL
6.9.5.1.1
ATL_PCLK 时序要求
6.9.5.1.2
ATL_AWS[x] 时序要求
6.9.5.1.3
ATL_BWS[x] 时序要求
6.9.5.1.4
ATCLK[x] 开关特性
6.9.5.2
CPSW3G
6.9.5.2.1
CPSW3G MDIO 时序
6.9.5.2.2
CPSW3G RMII 时序
6.9.5.2.3
CPSW3G RGMII 时序
6.9.5.3
CPTS
6.9.5.4
CSI-2
6.9.5.5
CSI-2 TX
6.9.5.6
DDRSS
6.9.5.7
DSS
6.9.5.8
ECAP
6.9.5.9
仿真和调试
6.9.5.9.1
迹线
6.9.5.9.2
JTAG
6.9.5.10
EPWM
6.9.5.11
EQEP
6.9.5.12
GPIO
6.9.5.13
GPMC
6.9.5.13.1
GPMC 和 NOR 闪存 - 同步模式
6.9.5.13.2
GPMC 和 NOR 闪存 - 异步模式
6.9.5.13.3
GPMC 和 NAND 闪存 - 异步模式
6.9.5.14
I2C
6.9.5.15
MCAN
6.9.5.16
MCASP
6.9.5.17
MCSPI
6.9.5.17.1
MCSPI - 控制器模式
6.9.5.17.2
MCSPI - 外设模式
6.9.5.18
MMCSD
6.9.5.18.1
MMC0 - eMMC 接口
6.9.5.18.1.1
旧 SDR 模式
6.9.5.18.1.2
高速 SDR 模式
6.9.5.18.1.3
高速 DDR 模式
6.9.5.18.1.4
HS200 模式
6.9.5.18.1.5
HS400 模式
6.9.5.18.1.6
UHS–I SDR12 模式
6.9.5.18.1.7
UHS–I SDR25 模式
6.9.5.18.1.8
UHS–I SDR50 模式
6.9.5.18.1.9
UHS–I DDR50 模式
6.9.5.18.1.10
UHS–I SDR104 模式
6.9.5.18.2
MMC1/MMC2 - SD/SDIO 接口
6.9.5.18.2.1
默认速度模式
6.9.5.18.2.2
高速模式
6.9.5.18.2.3
UHS–I SDR12 模式
6.9.5.18.2.4
UHS–I SDR25 模式
6.9.5.18.2.5
UHS–I SDR50 模式
6.9.5.18.2.6
UHS–I DDR50 模式
6.9.5.18.2.7
UHS–I SDR104 模式
6.9.5.19
OSPI
6.9.5.19.1
OSPI0 PHY 模式
6.9.5.19.1.1
具有 PHY 数据训练的 OSPI0
6.9.5.19.1.2
无数据训练的 OSPI0
6.9.5.19.1.2.1
OSPI0 PHY SDR 时序
6.9.5.19.1.2.2
OSPI0 PHY DDR 时序
6.9.5.19.2
OSPI0 Tap 模式
6.9.5.19.2.1
OSPI0 Tap SDR 时序
6.9.5.19.2.2
OSPI0 Tap DDR 时序
6.9.5.20
PCIe
6.9.5.21
计时器
6.9.5.22
UART
6.9.5.23
USB
7
详细说明
7.1
概述
8
应用、实现和布局
8.1
器件连接和布局基本准则
8.1.1
电源
8.1.1.1
配电网络实施指南
8.1.2
外部振荡器
8.1.3
JTAG、仿真和跟踪
8.1.4
未使用的引脚
8.2
外设和接口的相关设计信息
8.2.1
LPDDR4 电路板设计和布局布线指南
8.2.2
OSPI/QSPI/SPI 电路板设计和布局指南
8.2.2.1
无环回、内部 PHY 环回和内部焊盘环回
8.2.2.2
外部电路板环回
8.2.2.3
DQS(仅适用于八路 SPI 器件)
8.2.3
USB VBUS 设计指南
8.2.4
系统电源监测设计指南
8.2.5
高速差分信号布线指南
8.2.6
散热解决方案指导
8.3
时钟布线指南
8.3.1
振荡器路由
9
器件和文档支持
9.1
器件命名规则
9.1.1
标准封装编号法
9.1.2
器件命名约定
9.2
工具与软件
9.3
文档支持
9.4
支持资源
9.5
商标
9.6
静电放电警告
9.7
术语表
10
修订历史记录
11
机械、封装和可订购信息
11.1
封装信息
封装选项
请参考 PDF 数据表获取器件具体的封装图。
机械数据 (封装 | 引脚)
AMW|594
散热焊盘机械数据 (封装 | 引脚)
订购信息
zhcsvx0_oa
表 5-77 UART5 信号说明
信号名称 [
1
]
引脚类型 [
2
]
说明 [
3
]
AMW 引脚 [
4
]
UART5_CTSn
I
UART 允许发送(低电平有效)
AA22
、
L22
UART5_RTSn
O
UART 请求发送(低电平有效)
AA23
、
L23
UART5_RXD
I
UART 接收数据
D22
、
J27
、
K22
、
V22
、
Y26
UART5_TXD
O
UART 发送数据
C22
、
H27
、
J22
、
V23
、
Y27
千亿体育app官网登录(中国)官方网站IOS/安卓通用版/手机APP
|
米乐app下载官网(中国)|ios|Android/通用版APP最新版
|
米乐|米乐·M6(中国大陆)官方网站
|
千亿体育登陆地址
|
华体会体育(中国)HTH·官方网站
|
千赢qy国际_全站最新版千赢qy国际V6.2.14安卓/IOS下载
|
18新利网v1.2.5|中国官方网站
|
bob电竞真人(中国官网)安卓/ios苹果/电脑版【1.97.95版下载】
|
千亿体育app官方下载(中国)官方网站IOS/安卓/手机APP下载安装
|