ZHCSRW0B February 2023 – December 2024 AM68 , AM68A
PRODUCTION DATA
编号 | 参数 | 说明 | 模式 | 最小值 | 最大值 | 单位 |
---|---|---|---|---|---|---|
O7 | tc(CLK) | 周期时间,CLK | 1.8V | 7 | ns | |
3.3V | 7.5 | ns | ||||
O8 | tw(CLKL) | 脉冲持续时间,CLK 低电平 | ((0.475P(1)) - 0.3) | ns | ||
O9 | 脉冲持续时间,CLK 高电平 | ((0.475P(1)) - 0.3) | ns | |||
O10 | ttd(CSn-CLK) | 延迟时间,CSn 有效边沿到 CLK 上升沿 | 1.8V | ((0.475P(1)) + (0.975M(2)R(4)) + (0.028TD(5)) - 1) | ((0.525P(1)) + (1.025M(2)R(4)) + (0.055TD(5)) + 1) | ns |
3.3V | ((0.475P(1)) + (0.975M(2)R(4)) + (0.028TD(5)) - 1) | ((0.525P(1)) + (1.025M(2)R(4)) + (0.055TD(5)) + 1) | ns | |||
O11 | td(CLK-CSn) | 延迟时间,CLK 上升沿到 CSn 无效边沿 | 1.8V | ((0.475P(1)) + (0.975N(3)R(4)) - (0.055TD(5)) - 1) | ((0.525P(1)) + (1.025N(3)R(4)) - (0.028TD(5)) + 1) | ns |
3.3V | ((0.475P(1)) + (0.975N(3)R(4)) - (0.055TD(5)) - 1) | ((0.525P(1)) + (1.025N(3)R(4)) - (0.028TD(5)) + 1) | ns | |||
O12 | td(CLK-D) | 延迟时间,CLK 有效边沿到 D[i:0] 转换(6) | 1.8V | -1.16 | 1.25 | ns |
3.3V | -1.33 | 1.51 | ns |
节 6.10.5.19.1.2.3、节 6.10.5.19.1.2.1、节 6.10.5.19.1.2.2、节 6.10.5.19.1.2.2和图 6-103 说明了 OSPI DDR 和 SDR 模式的时序要求。