ZHCSRW0B February 2023 – December 2024 AM68 , AM68A
PRODUCTION DATA
节 6.10.5.2.3.1、节 6.10.5.2.3.2和图 6-40 说明了 RGMII 在接收操作中的时序要求。
有关更多信息,请参阅器件 TRM 的外设 一章中的千兆位以太网 MAC (MCU_CPSW0) 一节。
参数 | 最小值 | 最大值 | 单位 | ||
---|---|---|---|---|---|
输入条件 | |||||
SRI | 输入压摆率 | VDD(1) = 1.8V | 1.44 | 5 | V/ns |
VDD(1) = 3.3V | 2.64 | 5 | V/ns | ||
输出条件 | |||||
CL | 输出负载电容 | 2 | 20 | pF | |
PCB 连接要求 | |||||
td(Trace Mismatch Delay) | 所有引线之间的传播延迟不匹配 | RGMII[x]_RXC、RGMII[x]_RD[3:0]、RGMII[x]_RX_CTL | 50 | ps | |
RGMII[x]_TXC、RGMII[x]_TD[3:0]、RGMII[x]_TX_CTL | 50 | ps |