ZHCSRW1C February 2023 – June 2024 AM69 , AM69A
PRODMIX
表 4-1 展示了 SoC 的特性。
特性(9) | 参考 名称 |
AM69A98 | AM69A94 | AM69A78 | AM6958 | AM6954 |
---|---|---|---|---|---|---|
机械封装 | ||||||
ALY(FCBGA,1414) | 31mm x 31mm | 是 | – | 是 | 是 | – |
AND(FCBGA,1063) | 27mm x 27mm | – | 是 | – | – | 是 |
处理器和加速器 | ||||||
速度等级 | T | |||||
Arm Cortex-A72 微处理器子系统 | Arm A72 | 八核 | 四核(14) | 八核 | 八核 | 四核(14) |
Arm Cortex-R5F | Arm R5F 器件管理 |
双核(11) | ||||
Arm R5F 通用计算 |
双核(11) | |||||
安全管理子系统 | SMS | 是 | ||||
安全加速器 | SA | 是 | ||||
深度学习加速器 (32 TOPS) | C7x DSP + MMA | 四核(12) | 3 C7x DSP + 2 MMA(12) | 四核(12) | 否 | |
图形加速器 IMG BXS-4-64 | GPU | 是 | 否 | 是 | ||
深度和运动处理加速器 | DMPAC | 是 | 否 | |||
视觉处理加速器 | VPAC | 是 | 否 | |||
视频编码器/解码器 | VENC/VDEC | 2 × 编码/解码 | 1 × 编码/解码 | 2 × 编码/解码 | 1 × 编码/解码 | |
功能安全和信息安全 | ||||||
以符合安全标准为目标 | 安全 | 否(1) | ||||
器件安全性 | 安全性 | 可选(2) | ||||
符合 AEC-Q100 标准 | Q1 | 可选(3) | ||||
程序和数据存储 | ||||||
MAIN 域中的片上共享存储器 (RAM) | OCSRAM | 512KB SRAM | ||||
MCU 域中的片上共享存储器 (RAM) | MCU_MSRAM | 1MB SRAM | ||||
多核共享存储器控制器 | MSMC | 8MB(带 ECC 的片上 SRAM) | 4MB(带 ECC 的片上 SRAM) | 8MB(带 ECC 的片上 SRAM) | 4MB(带 ECC 的片上 SRAM) | |
LPDDR4 DDR 子系统 | DDRSS0(5) | 高达 8GB(32 位数据),具有内联 ECC | ||||
DDRSS1(5) | 高达 8GB(32 位数据),具有内联 ECC | |||||
DDRSS2(4)(5) | 高达 8GB(32 位数据),具有内联 ECC | 否 | 高达 8GB(32 位数据),具有内联 ECC | 否 | ||
DDRSS3(4)(5) | 高达 8GB(32 位数据),具有内联 ECC | 否 | 高达 8GB(32 位数据),具有内联 ECC | 否 | ||
SECDED | 是 | |||||
通用存储器控制器 | GPMC | 高达 1GB,具有 ECC | ||||
外设 | ||||||
显示子系统 | DSS | 是 | ||||
DSI 4L TX | 2 | |||||
eDP 4L | 1 | |||||
DPI | 1 | |||||
模块化控制器区域网接口,具有完整 CAN-FD 支持 | MCAN | 20 | ||||
通用 I/O | GPIO | 155 | ||||
内部集成电路接口 | I2C | 10 | ||||
改进了内部集成电路接口 | I3C | 1 | ||||
模数转换器 | ADC | 2 | ||||
带摄像头串行接口的捕获子系统 (CSI2) | CSI2.0 4L RX | 3 | ||||
CSI2.0 4L TX | 2 | |||||
多通道串行外设接口 | MCSPI | 11 | ||||
多通道音频串行端口 | MCASP0 | 16 个串行器 | ||||
MCASP1 | 5 个串行器 | |||||
MCASP2 | 5 个串行器 | |||||
MCASP3 | 3 个串行器 | |||||
MCASP4 | 5 个串行器 | |||||
多媒体卡/安全数字接口 | MMCSD0 | eMMC(8 位) | ||||
MMCSD1 | SD/SDIO(4 位) | |||||
通用闪存存储 | UFS 2L | 否 | ||||
闪存子系统 (FSS) | OSPI0 | 8 位(8) | ||||
OSPI1(10) | 4 位 | |||||
HyperBus | 是(8) | |||||
4 个具有集成型 PHY 的 PCI Express 端口 | PCIE | 2x4L 或 4x2L(6)(13) | ||||
以太网接口 | MCU CPSW2G | RMII 或 RGMII | ||||
MAIN CPSW2G | RMII 或 RGMII | |||||
CPSW9G | 8port SERDES(6) | 4port SERDES(6)(7) | 8port SERDES(6) | 4port SERDES(6)(7) | ||
通用计时器 | 计时器 | 30 | ||||
增强型高分辨率脉宽调制器模块 | eHRPWM | 6 | ||||
增强型捕获模块 | eCAP | 3 | ||||
增强型正交编码器脉冲模块 | eQEP | 3 | ||||
通用异步接收器/发送器 | UART | 12 | ||||
具有 SS PHY 的通用串行总线 (USB3.1) 超高速双角色设备 (DRD) 端口 | USB0 | 是(6) |