ZHCSRW1C February 2023 – June 2024 AM69 , AM69A
PRODMIX
编号 | 参数 | 说明 | 模式 | 最小值 | 最大值 | 单位 |
---|---|---|---|---|---|---|
O7 | tc(CLK) | 周期时间,CLK | 1.8V | 7 | ns | |
3.3V | 7.5 | ns | ||||
O8 | tw(CLKL) | 脉冲持续时间,CLK 低电平 | –0.3+0.475*P (2) | ns | ||
O9 | 脉冲持续时间,CLK 高电平 | –0.3+0.475*P (2) | ns | |||
O10 | ttd(CSn-CLK) | 延迟时间,CSn[3:0] 有效边沿到 CLK 上升沿 | 1.8V | 0.475 * P + 0.975 * M * R - 7 (2)(3)(5) | 0.525 * P + 1.025 * M * R + 1 (2)(3)(5) | ns |
3.3V | 0.475 * P + 0.975 * M * R - 7(2)(3)(5) | 0.525 * P + 1.025 * M * R + 1 (2)(3)(5) | ns | |||
O11 | td(CLK-CSn) | 延迟时间,CLK 上升沿到 CSn 无效边沿 | 1.8V | 0.475 * P + 0.975 * N * R - 1 (2)(4)(5) | 0.525 * P + 1.025 * N * R + 1 (2)(4)(5) | ns |
3.3V | 0.475 * P + 0.975 * N * R - 1 (2)(4)(5) | 0.525 * P + 1.025 * N * R + 1(2)(4)(5) | ns | |||
O12 | td(CLK-D) | 延迟时间,CLK 有效边沿到 D[i:0] 转换(1) | 1.8V | -1.16 | 1.25 | ns |
3.3V | -1.33 | 1.51 | ns |
节 6.10.5.19.1.2.3、节 6.10.5.19.1.2.1、节 6.10.5.19.1.2.2、节 6.10.5.19.1.2.2和图 6-98 说明了 OSPI DDR 和 SDR 模式的时序要求。